三级存储系统构成工作原理

 我来答
知识高能小能手
高能答主

2021-11-03 · 生活阅读帮帮帮小能手
知识高能小能手
采纳数:95 获赞数:28366

向TA提问 私信TA
展开全部

主存和Cache之间的数据调动是由硬件自动完成的,对所有程序员均是透明的;而主存和辅存之间的数据调动则是由硬件和操作系统共同完成的,对应用程序员是透明的。MDR和MAR逻辑上在主存中,实际上在CPU中;地址译码器在主存中。

三级缓存是为读取二级缓存后未命中的数据设计的—种缓存,在拥有三级缓存的CPU中,只有约5%的数据需要从内存中调用,这进一步提高了CPU的效率。

其运作原理在于使用较快速的储存装置保留一份从慢速储存装置中所读取数据且进行拷贝,当有需要再从较慢的储存体中读写数据时,缓存(cache)能够使得读写的动作先在快速的装置上完成,如此会使系统的响应较为快速。

腻歪怪赏5c
2021-08-29 · 超过795用户采纳过TA的回答
知道小有建树答主
回答量:997
采纳率:0%
帮助的人:293万
展开全部

当前计算机系统中,采用三种运行原理不同、性能差异很大的存储介质,来分别构建高速缓冲存储器、主存储器和虚拟存储器

三级结构的存储器系统如下图所示:

这种多级结构的存储器使CPU大部分时间访问高速缓存(速度最快),;仅在从缓存中读不到数据时,才去读主存(速度略慢但容量较大);当从主存中还读不到数据时,才去批量读虚存(速度很慢容量极大),这样就解决了对速度、容量、成本的需求。多级结构的存储器具有良好的性能/价格比是建立在程序运行的局部性原理之上的。

本回答被提问者采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式