有没有人用FPGA产生正弦波?这样的verilog代码应该怎样写?具体代码或仿真时序图!急需大侠救命!

代码,代码,求具体代码啊?用Quartus2仿真啊?大侠们!!!... 代码,代码,求具体代码啊?用Quartus 2仿真啊?大侠们!!! 展开
 我来答
的果悠幸样17
2012-06-11
知道答主
回答量:38
采纳率:0%
帮助的人:22.2万
展开全部
需要先把正弦表存入rom中,用的时候取出来即可,我做了一个spwm产生的模块不知道实际中能不能用
wlc天使的眼泪
2012-06-11 · 超过19用户采纳过TA的回答
知道答主
回答量:66
采纳率:0%
帮助的人:48.3万
展开全部
用分频器就可以啦
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
tigers19890102
2012-06-20 · TA获得超过290个赞
知道小有建树答主
回答量:168
采纳率:0%
帮助的人:99.1万
展开全部
这个就类似查表法吧 根据正弦波的频率和采样率计算出你要输出的点 然后写在RAM中 然后根据读地址的递增 输出就可以了
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
yl0409202
2012-06-15 · TA获得超过567个赞
知道小有建树答主
回答量:483
采纳率:0%
帮助的人:287万
展开全部
刚做了一个,简单的很! 我给你发一个过去,邮箱给我
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 1条折叠回答
收起 更多回答(2)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式