请问CPLD或者FPGA能够实现任意的IO口对联吗?数字方式的可以话,那么模拟方式的也可以吗?
需要实现这样的功能,我有比如说10个IO从CPLD或者FPGA的左边10个管教输入,序号为0到9,期望实现能够输出的为任意的序号,比如说我需要输出对应的序号为1,0,3,...
需要实现这样的功能,我有比如说10个IO从CPLD或者FPGA的左边10个管教输入,序号为0到9,期望实现能够输出的为任意的序号,比如说我需要输出对应的序号为1,0,3,2,5,4,7,8,9,6. 数字电平可能容易,但是如果想实现模拟电平,可以吗?
下次使用的时候,希望能够通过编程修改这种对应关系,同时想问问,如果FPGA可以实现,那么还有别的元器件可以实现吗? 展开
下次使用的时候,希望能够通过编程修改这种对应关系,同时想问问,如果FPGA可以实现,那么还有别的元器件可以实现吗? 展开
展开全部
1. 任意的IO口对联可以实现。只需要在输出逻辑中进行判断即可,如果是简单的控制可以通过类似与开关选通的方式。如果逻辑比较复杂,建议逻辑关系罗列清楚后进行算法的制定。
2. 目前市面上常见的FPGA的IO都是数字电平,单端信号主要还就是TTL和CMOS电平。如果需要实现模拟信号的转换(如RS232)需要外接转换芯片。
3. 至于是否可以使用其他芯片,关键在于你的输入、输出对应关系。如果没有什么联系,比较随机,那么FPGA、MCU都是不错的选择,如果有清晰的对应关系,那么可选择的芯片还是比较多的。
2. 目前市面上常见的FPGA的IO都是数字电平,单端信号主要还就是TTL和CMOS电平。如果需要实现模拟信号的转换(如RS232)需要外接转换芯片。
3. 至于是否可以使用其他芯片,关键在于你的输入、输出对应关系。如果没有什么联系,比较随机,那么FPGA、MCU都是不错的选择,如果有清晰的对应关系,那么可选择的芯片还是比较多的。
展开全部
CPLD和FPGA本身就是数字器件,其IO管脚电平可变但在一个设计中(电路板),一般是确定了的,如LVCMOS25,LVTTL等,所以不能实现模拟电平,一般要通过AD转换才能连接模拟器件。
IO组内信号顺序变换是可行的,主要在于你的逻辑设计。
可编辑器件一般常用的就是CPLD和FPGA,FPGA也分种类的,如基于SRAM的和基于flash的等。
IO组内信号顺序变换是可行的,主要在于你的逻辑设计。
可编辑器件一般常用的就是CPLD和FPGA,FPGA也分种类的,如基于SRAM的和基于flash的等。
本回答被提问者采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
顶LEOsemi
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询