请高手!fpga和da的问题

我用fpgaxc3s50和daths5651相接时。da的时钟是和fpga的GCLK连接吗民?还是单独再给da提供时钟谢谢啊!后来我看了da的数据手册,发现我的da的模式... 我用fpga xc3s50和da ths5651相接时。da的时钟是和fpga的GCLK连接吗民?还是单独再给da提供时钟
谢谢啊!后来我看了da的数据手册,发现我的da的模式错了。我用的是无符号二进制,我把da模式设置为1了。1是处理的有符号的二进制。再次感谢
展开
 我来答
nereus78e904
2012-08-15 · TA获得超过1.5万个赞
知道大有可为答主
回答量:5463
采纳率:90%
帮助的人:1913万
展开全部
THS5651在不同的供电电压下,其clk的上限不同。你应当根据DAC的实际需要决定THS5651的clk频率。
至于FPGA的时钟,则要根据你的系统需求设定成某个工作频率。通常这个工作频率要高于DAC的clk频率。
你可以设计一个分频器,或者直接利用厂家提供的IP资源,将FPGA的主时钟分频之后作为THS5651的clk。
这种方法可以使你设计的系统中各个模块(包括FPGA外部的THS5651)的时钟都在一棵时钟树上,虽然它们的频率可能不同,但相位差保持相对固定。
更多追问追答
追问
我现在把dac的clk直接接到fpga的时钟上的,没有分频,用计数的方式编的锯齿波和方波,不是用的dds技术。出来的波形连到示波器上不仔细看根本就不像。da外围电路图我反复检查也没有发现错误。苦恼
追答
1.注意DA是电压输出类型还是电流输出类型,如果是电流输出类型的,需要在DA的电流输出端加一个运放,将电流的变化转换成电压的变化;
2.DA的建立时间是有一个上限指标的,向DA输出数字量的周期(两个数字量之间的时间间隔),不能大于这个建立时间。
意法半导体(中国)投资有限公司
2023-06-12 广告
STM32F103是一款高性能的嵌入式芯片,由意法半导体(STMicroelectronics)公司生产。它是STM32系列芯片之一,具有紧凑、低功耗、高性能等特点,被广泛应用于嵌入式系统中。STM32F103的主要特点包括:1. 集成了A... 点击进入详情页
本回答由意法半导体(中国)投资有限公司提供
yangyang341
2012-08-20 · TA获得超过186个赞
知道答主
回答量:28
采纳率:100%
帮助的人:8.9万
展开全部
nereus78的回答已经可以解决你的问题了,只不过你还可以找个例程看一下pin planner
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式