ECL电平、LVDS电平、TTL电平分别是什么?
3个回答
展开全部
呵呵!
这些东西太专业!~
我和你讲讲都用在哪儿吧!
ECL速度快,不过功耗大,典型的应用就是现在的p4! 不会在我的设计中出现的,我现在做嵌入式的芯片的设计,低功耗是一个重要的目标!
LVDS是一种低摆幅的差分信号,电压低(速度自然快)现在的k8的Hyper transport还有现在的pci-e也就是典型的设计了!由于他是使用2根线传输一个信号,所有抗干扰能力强,速度快!
TTL就是老古董了,我们以前的74系列就是ttl的,以前的电路都是ttl的!
这些东西太专业!~
我和你讲讲都用在哪儿吧!
ECL速度快,不过功耗大,典型的应用就是现在的p4! 不会在我的设计中出现的,我现在做嵌入式的芯片的设计,低功耗是一个重要的目标!
LVDS是一种低摆幅的差分信号,电压低(速度自然快)现在的k8的Hyper transport还有现在的pci-e也就是典型的设计了!由于他是使用2根线传输一个信号,所有抗干扰能力强,速度快!
TTL就是老古董了,我们以前的74系列就是ttl的,以前的电路都是ttl的!
本回答被提问者采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
一、TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑"1",0V等价于逻辑"0",这被称做TTL(晶体管-晶体管逻辑电平)信号系统,这是计算机处理器控制的设备内部各部分之间通信的标准技术。
二、LVDS(Low Voltage Differential Signal)即低电压差分信号,LVDS接口又称RS644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。
LVDS的电特性,包括:
① 低摆幅(约为350 mV)。低电流驱动模式意味着可实现高速传输。ANSI/TIA/EIA644建议了655 Mb/s的最大速率和1.923 Gb/s的无失真通道上的理论极限速率。
② 低压摆幅。恒流源电流驱动,把输出电流限制到约为3.5 mA左右,使跳变期间的尖峰干扰最小,因而产生的功耗非常小。这允许集成电路密度的进一步提高,即提高了PCB板的效能,减少了成本。
③ 具有相对较慢的边缘速率(dV/dt约为0.300 V/0.3 ns,即为1 V/ns),同时采用差分传输形式,使其信号噪声和EMI都大为减少,同时也具有较强的抗干扰能力。
所以,LVDS具有高速、超低功耗、低噪声和低成本的优良特性。
三、ECL电平即射极耦合逻辑,是带有射随输出结构的典型输入输出接口电路。
二、LVDS(Low Voltage Differential Signal)即低电压差分信号,LVDS接口又称RS644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。
LVDS的电特性,包括:
① 低摆幅(约为350 mV)。低电流驱动模式意味着可实现高速传输。ANSI/TIA/EIA644建议了655 Mb/s的最大速率和1.923 Gb/s的无失真通道上的理论极限速率。
② 低压摆幅。恒流源电流驱动,把输出电流限制到约为3.5 mA左右,使跳变期间的尖峰干扰最小,因而产生的功耗非常小。这允许集成电路密度的进一步提高,即提高了PCB板的效能,减少了成本。
③ 具有相对较慢的边缘速率(dV/dt约为0.300 V/0.3 ns,即为1 V/ns),同时采用差分传输形式,使其信号噪声和EMI都大为减少,同时也具有较强的抗干扰能力。
所以,LVDS具有高速、超低功耗、低噪声和低成本的优良特性。
三、ECL电平即射极耦合逻辑,是带有射随输出结构的典型输入输出接口电路。
本回答被网友采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
这篇文章讲得很详细,你自己仔细看看吧。
http://www.chinaecnet.com/xsj04/xsj053131.asp
http://www.chinaecnet.com/xsj04/xsj053131.asp
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询