怎么用verilog实现1/2分频?从2HZ到4HZ
3个回答
展开全部
module test(
clk,
rst,
clkout);
input clk,rst;
output clkout;
reg clkout;
always @ (posedge clk or negedge rst)
if (!rst)
clkout <= 1'b0;
else
clkout <= ~clkout;
endmodule
这个是异步复位低有效的程序
clk,
rst,
clkout);
input clk,rst;
output clkout;
reg clkout;
always @ (posedge clk or negedge rst)
if (!rst)
clkout <= 1'b0;
else
clkout <= ~clkout;
endmodule
这个是异步复位低有效的程序
本回答被提问者采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
input clkin;
output clkout;
reg clkout;
always @(posedge clkin)
begin
if(clkin)
clkout<=clkout+1;
end
这是最简单的计数器实现二分频
output clkout;
reg clkout;
always @(posedge clkin)
begin
if(clkin)
clkout<=clkout+1;
end
这是最简单的计数器实现二分频
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询