FPGA下载模式:AS模式与JTAG模式(jic方式)配置方式有什么不同
用convertprogrammingfiles命令生成了jic的JTAG配置文件。请问这个jic文件和pof有什么区别。两种配置在外围硬件电路上有什么区别。还有能不能用...
用convert programming files命令生成了jic的JTAG配置文件。请问这个jic文件和pof有什么区别。两种配置在外围硬件电路上有什么区别。
还有能不能用一个ByteBlaster通过跳线槽完成AS与JTAG的转换。 展开
还有能不能用一个ByteBlaster通过跳线槽完成AS与JTAG的转换。 展开
4个回答
2015-08-17 · IT·互联网经理人培训口碑品牌
关注
展开全部
AS由FPGA器件引导配置操作过程,它控制着外部存储器和初始化过程,EPCS系列.如EPCS1,EPCS4配置器件专供AS模式,目前只支持
Cyclone系列。使用Altera串行配置器件来完成。Cyclone期间处于主动地位,配置期间处于从属地位。配置数据通过DATA0引脚送入
FPGA。配置数据被同步在DCLK输入上,1个时钟周期传送1位数据。
JTAG接口是一个业界标准,主要用于芯片测试等功能,使用IEEE Std 1149.1联合边界扫描接口引脚,支持JAM
STAPL标准,可以使用Altera下载电缆或主控器来完成。
AS 与JTAG的区别:
AS模式:
烧到FPGA的配置芯片里保存的,FPGA器件每次上电时,作为控制器从配置器件EPCS主动发出读取数据信号,从而把EPCS的数据读入FPGA中,实现对FPGA的编程;
JTAG:直接烧到FPGA里面的,由于是SRAM,断电后要重烧;
.pof文件可以通过AS方式下载(保证byteblasterII/usb blaster连接正确);
.sof文件或者转换的.jic可以通过JTAG方式下载。
Cyclone系列。使用Altera串行配置器件来完成。Cyclone期间处于主动地位,配置期间处于从属地位。配置数据通过DATA0引脚送入
FPGA。配置数据被同步在DCLK输入上,1个时钟周期传送1位数据。
JTAG接口是一个业界标准,主要用于芯片测试等功能,使用IEEE Std 1149.1联合边界扫描接口引脚,支持JAM
STAPL标准,可以使用Altera下载电缆或主控器来完成。
AS 与JTAG的区别:
AS模式:
烧到FPGA的配置芯片里保存的,FPGA器件每次上电时,作为控制器从配置器件EPCS主动发出读取数据信号,从而把EPCS的数据读入FPGA中,实现对FPGA的编程;
JTAG:直接烧到FPGA里面的,由于是SRAM,断电后要重烧;
.pof文件可以通过AS方式下载(保证byteblasterII/usb blaster连接正确);
.sof文件或者转换的.jic可以通过JTAG方式下载。
展开全部
AS模式与JTAG模式(jic方式)这两种模式在外围硬件上没有区别,而且都是将配置文件下载到EPCS内,必须断电后系统才能正常运行。
我现在的设计一般都只有保留JTAG模式,因为该方式不仅可以在线调试,还可以通过将pof文件转换为jic文件格式后通过JTAG下载口下载到EPCS中。
一般不会用跳线槽完成AS与JTAG的转换,如果非要的话,都保留两种接口接可以了。
我现在的设计一般都只有保留JTAG模式,因为该方式不仅可以在线调试,还可以通过将pof文件转换为jic文件格式后通过JTAG下载口下载到EPCS中。
一般不会用跳线槽完成AS与JTAG的转换,如果非要的话,都保留两种接口接可以了。
追问
Altera DE2上用的是USB,它只通过一个SW-SPDT就实现的AS/JTAG模式的转换。
想不透它是怎么实现的,能给一个参考原理图吗?
追答
不好意思,我没有看过你说那个开发板的图纸,
我用的都是AS或者JTAG单独的。
本回答被提问者和网友采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
as是下载到你的epcs里 断电后上点可以保存。但是jtag不能保存
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
可以参考一下ALTERA FPGA/CPLD设计 这本书。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询