FPGA开发中什么时候应该用VHDL设计,什么时候应该用NIOS II设计?

 我来答
林莫语
2012-10-01 · TA获得超过341个赞
知道小有建树答主
回答量:268
采纳率:0%
帮助的人:243万
展开全部
需要性能的时候用硬件描述语言,因为基本上我们用硬件描述语言来写的时候,各种因素是确定的,比如一条语句是多久,一个延时有多长,就是通常的设计,都会只用HDL,NIOS之类不予考虑。
需要一些HDL非常不好描述的功能的时候,又或者SOPC有很好用的ip core的时候,我们也可以用NIOS,抑或者是项目需求。当然,对于一般的设计来说,NIOS是不推荐的。因为它的BUG多,难调试,而且经常出现非常规问题,并且,NIOS速度慢,能完全跑100MHz就算可以了
上海矽旭微电子
2024-04-10 广告
IC后端学习是微电子领域中的关键环节,涉及将前端设计转化为可生产的芯片版图。这一过程要求学习者掌握复杂的布局、布线技术和相关软件工具,同时了解各种制造工艺约束和可靠性要求。通过学习,不仅能够提升个人的专业技能,还能为公司的产品研发和技术创新... 点击进入详情页
本回答由上海矽旭微电子提供
cjswolf
2012-10-01 · 超过35用户采纳过TA的回答
知道答主
回答量:91
采纳率:0%
帮助的人:32.7万
展开全部
VHDL是编程语言,NIOSII是FPGA是Altera的一个软核处理器。两者不是同一个层面的东西。你选择使用的编程语言时可以选择verilog、VHDL、system C等等,你选择工作流程、设计结构式时可以选择软核、硬核或是其他IP。而NOIS编程则是FPGA硬件设计之后的控制软件工作,那是与你的设计相关而不是与FPGA直接相关的
本回答被提问者和网友采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式