用FPGA 实现数字频率计显示的用四位数码管或者是1602都可以。精度可以就行,还有那被测信号需要做处理么 10
还有那基准信号是不是FPGA自带的时钟信号分频就可以达到?各位大虾么,有做过的发一份给我参考参考。。有图是最好了,加上代码有的话发到我邮箱316006900@qq.com...
还有那基准信号是不是FPGA自带的时钟信号分频就可以达到?各位大虾么,有做过的发一份给我参考参考。。有图是最好了,加上代码 有的话发到我邮箱316006900@qq.com,谢谢啦
展开
2个回答
展开全部
被测信号需要处理为FPGA的电平(通常高电平3.3V),基准可以直接分频得到,可以用锁相环分频,也可以用等精度测频法,时钟不分频,直接用晶振时钟计数
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询