用FPGA 实现数字频率计显示的用四位数码管或者是1602都可以。精度可以就行,还有那被测信号需要做处理么 10

还有那基准信号是不是FPGA自带的时钟信号分频就可以达到?各位大虾么,有做过的发一份给我参考参考。。有图是最好了,加上代码有的话发到我邮箱316006900@qq.com... 还有那基准信号是不是FPGA自带的时钟信号分频就可以达到?各位大虾么,有做过的发一份给我参考参考。。有图是最好了,加上代码 有的话发到我邮箱316006900@qq.com,谢谢啦 展开
 我来答
ohyeee
2012-11-26 · TA获得超过325个赞
知道小有建树答主
回答量:108
采纳率:100%
帮助的人:114万
展开全部
被测信号需要处理为FPGA的电平(通常高电平3.3V),基准可以直接分频得到,可以用锁相环分频,也可以用等精度测频法,时钟不分频,直接用晶振时钟计数
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
lingxinskype
2012-11-26 · TA获得超过472个赞
知道小有建树答主
回答量:423
采纳率:0%
帮助的人:225万
展开全部
LCD1602主要是时序的关系,你需要控制好每一个时候写什么数据,是指令还是数据,控制好就可以了,还有频率信号的输入,我当时做的用了一个电压比较器输入的,你也可以直接输入,不过还是建议你简单的处理一下,对于显示的结果我想说一下,由于会有跳动,处理这种的结果最好是多次求取平均值进行处理,或者是中值滤波算法,这样子显示的结果才会比较稳定
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式