某半导体存储器容量8kb,可选用SRAM芯片为2kx4b/片。地址总线A15--A0(低),双向数据总线D7--D0(低),读写
信号线R/w控制读写。1。计算所需的存储芯片数。2.将地址总线A15--A0中的哪几位分配给存储芯片?3.写出各个片选信号的逻辑式,即CS0=?CS1=?CS2=?CS3...
信号线R/w控制读写。
1。计算所需的存储芯片数。
2.将地址总线A15--A0中的哪几位分配给存储芯片?
3.写出各个片选信号的逻辑式,即 CS0=? CS1=? CS2=? CS3=? 展开
1。计算所需的存储芯片数。
2.将地址总线A15--A0中的哪几位分配给存储芯片?
3.写出各个片选信号的逻辑式,即 CS0=? CS1=? CS2=? CS3=? 展开
2个回答
展开全部
1。 8KB=8K*8=64K,芯片为2kx4=8K,64/8=8,要用8片。
2。 2K芯片地址线是11位,把A0~A10分配给SRAM芯片的A0~A10。
3。 SRAM结构是2*4,一组数据线接D0~D3,另一组接D4~D7,对应的RAM片选并联,4个片选组合分别用CS0、CS1、CS2、CS3控制,多余的片选置1选通。
CS0=A12' * A11' CS1=A12' * A11,CS2=A12 * A11',CS3=A12 * A11。逗点表示非逻辑。
即CS0对应A12、A11地址译码的00,CS1是01,CS2是10,CS3是11。
SRAM片选是低电平有效(我没见过高电平有效的),题目没表达是低电平,就按高电平做。
R/W信号接SRAM的 WE' 信号。
2。 2K芯片地址线是11位,把A0~A10分配给SRAM芯片的A0~A10。
3。 SRAM结构是2*4,一组数据线接D0~D3,另一组接D4~D7,对应的RAM片选并联,4个片选组合分别用CS0、CS1、CS2、CS3控制,多余的片选置1选通。
CS0=A12' * A11' CS1=A12' * A11,CS2=A12 * A11',CS3=A12 * A11。逗点表示非逻辑。
即CS0对应A12、A11地址译码的00,CS1是01,CS2是10,CS3是11。
SRAM片选是低电平有效(我没见过高电平有效的),题目没表达是低电平,就按高电平做。
R/W信号接SRAM的 WE' 信号。
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询