求教verilog中的问题……

下面的程序是心率计数,就是xt是心跳,zq是计数周期,然后最后编译是出现modulextjl(xt,zq,out);inputxt,zq;output[3:0]out;r... 下面的程序是心率计数,就是xt是心跳,zq是计数周期,然后最后编译是出现

module xtjl(xt,zq,out);
input xt,zq;
output[3:0]out;
reg[3:0]out;
always@(posedge zq or posedge xt)
begin
if(zq)
out<=0;
begin
case(xt)
1'b1:out<=out+1'b1;
default;
endcase
end
end
endmodule
曾经用别的方法写,最后也是有关于input的warning,为什么呢?
展开
 我来答
coyboy911
推荐于2017-12-15
知道答主
回答量:16
采纳率:0%
帮助的人:22.7万
展开全部
这种写法完全就是业余写法么,你们verilog是怎么教的,或者说你有VHDL的经验,从VHDL转过来还是要改变一下风格的。
底下是你原来的写法。
module baidu(input xt,
input zq,
output reg[3:0] out);
always@(posedge zq or posedge xt) begin
if(zq) out<=0;
case(xt)
1'b1:out<=out+1'b1;
default;
endcase
end
endmodule
Warning (10240): Verilog HDL Always Construct warning at baidu.v(6): inferring latch(es) for variable "out", which holds its previous value in one or more paths through the always construct
Latch只是一个问题。你所报的warning是因为你把zq和xt在begin end里面都用上了。这完全是没有必要的,有些综合器认为时钟信号是不能用来测试的。什么叫做测试?就是if(zq)和case(xt)这种判定。

首先你要认定你要写的是时序逻辑,然后选定好时钟--比如xt,那么zq其实是一个复位信号。
xt都已经上升沿了,那么case(xt)是没有效果的,总是1。
改成这样不就好了:
module baidu(input xt,
input zq,
output reg[3:0] out);
always@(posedge zq or posedge xt) begin
if(zq) out<=0;
else out<=out+1'b1;
end
endmodule
来自:求助得到的回答
本回答被提问者和网友采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
西北狼K
2012-12-20
知道答主
回答量:18
采纳率:0%
帮助的人:10.4万
展开全部
因为 出现了 if(zq)电平触发语句 所以综合出来是 锁存器 但不是触发器。一般电路如果综合成锁存器都会有warning.
追问
哦哦,我把if下的begin移上去一条语句就对了,这是为什么?
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 1条折叠回答
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式