请教高手解读DSP+FPGA系统电路图

如图中所示,左边是DSP芯片的EMIF接口,和DSP的EMIF相连的有一片SDRAM和一片FPGA,隔着FPGA相连的还有两片SRAM。问题是:图中右侧的RS1、RS2、... 如图中所示,左边是DSP芯片的EMIF接口,和DSP的EMIF相连的有一片SDRAM和一片FPGA,隔着FPGA相连的还有两片SRAM。问题是:
图中右侧的RS1、RS2、RS3……等表示什么?两边的ED和pED、EA和pEA是相连的吗?下方的AOE/SDRAS/SSOE等引脚怎么调用呢?
求高手指点,越详细越好,谢谢!
展开
 我来答
lidong_424140
2013-03-26 · 超过13用户采纳过TA的回答
知道答主
回答量:23
采纳率:0%
帮助的人:28.6万
展开全部
RS1、RS2、RS3……应该是排阻,做信号完整性用的
两边的ED和pED、EA和pEA不是直接相连的 它们之间串联一个电阻,但是他们都是同一个信号的通路。
下方的AOE/SDRAS/SSOE等引脚可能是直接接到FPGA或者SDRAM上的控制脚具体调用要看Datasheet上的说明。
希望有用,呵呵!
追问
您解释的很清楚,谢谢~
还有一个,就是EA和ED是DSP的引脚,pEA和pED是FPGA的引脚,为什么有的在左、有的在右呢?和输入输出性质有关系吗?
追答
左右没有关系, 和输入输出也没有关系。pEA 和pED等都是网络名,只要连接线上的网络名相同就是表示他们是互联的,导入到PCB中就是连在一起的飞线。
ppc68
2013-03-26 · TA获得超过581个赞
知道小有建树答主
回答量:1257
采纳率:100%
帮助的人:773万
展开全部
ls正解,左右位置没有关系
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式