我是刚入手学DSP+FPGA的菜鸟,再请教一个问题:DSP的EMIF接口中几个控制引脚的含义和赋值方法

如图所示,AOE/SDRAS/SSOE,ARE/SDCAS/SSADS,AWE/SDWE/SSWE这三个引脚的意义书里边写了,但是EMIF控制寄存器中都没有提到怎么给这三... 如图所示,AOE/SDRAS/SSOE,ARE/SDCAS/SSADS,AWE/SDWE/SSWE这三个引脚的意义书里边写了,但是EMIF控制寄存器中都没有提到怎么给这三个引脚赋值啊,还有DSP的CE0-CE3是怎么选择的呢?
谢谢!
展开
 我来答
百度网友fb116dc
2013-03-26 · TA获得超过687个赞
知道小有建树答主
回答量:439
采纳率:0%
帮助的人:461万
展开全部

看了下这个图,感觉像是C64x平台的DSP。假设你现在用的是C64x的DSP。这三个引脚可以用来连接异步存储器、SDRAM存储器、SBSRAM存储器,进行一些功能控制。因此引脚电平高低应该要根据你连的是什么类型的存储器来决定的。TMS320C6000 DSP EMIF Reference Guide文档里提到了这些引脚的高低电平。


DSP的CE0-CE3是通过CE[0:3]空间片选引脚的高低电平来进行区分的。

更多追问追答
追问
谢谢~
但是我不明白的是AOE/SDRAS/SSOE等几个引脚作为DSP的输出,它们的高低是通过设置EMIF控制寄存器来决定的,还是不需要人为设置呢?如果需要设置,在哪设置呢?
同理CE0-CE3是怎么设置呢?
追答

当然是用户来在代码中来设置,DSP芯片怎么可能知道你连接的是那种类型的外部存储器。

以DM642为例。

很明显,在这个结构体中,就对你提到的这些问题进行必要设置。

推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式