AT89S52最小系统除了复位电路,晶振电路还有什么要注意的?有上拉电阻吗?
1个回答
展开全部
晶振电路设计的时候要注意负载电容的大小(就是晶振两边的两个小瓷片电容),一般取值在20-30pF之间,如果你的频率比较高,比如12MHz或者更多,这个电容值可以稍微小一点比如22pF,反过来如果晶振频率比较低,就要大一些。
制作的时候,晶振电路务必要靠近单片机,越近越好,引线越短越好,减少时延。同时附近不要有诸如电动机,电磁线圈,发热器件之类会干扰晶振的东西。
P0口必须有上拉电阻,这个电阻值的大小跟你的输出电流有一定关系,一般取值在5.1K-10K之间,且P0口的每个IO口都要有一个上拉电阻,实际制作时可以用9脚的排电阻,这样电路比较简单。
如果要求再严格一点,每个IO口上最好都有上拉电阻,可以提高输出能力,减少干扰(这是北京航空航天大学一位老师的说法,我没有验证过)。
制作的时候,晶振电路务必要靠近单片机,越近越好,引线越短越好,减少时延。同时附近不要有诸如电动机,电磁线圈,发热器件之类会干扰晶振的东西。
P0口必须有上拉电阻,这个电阻值的大小跟你的输出电流有一定关系,一般取值在5.1K-10K之间,且P0口的每个IO口都要有一个上拉电阻,实际制作时可以用9脚的排电阻,这样电路比较简单。
如果要求再严格一点,每个IO口上最好都有上拉电阻,可以提高输出能力,减少干扰(这是北京航空航天大学一位老师的说法,我没有验证过)。
本回答被提问者采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询