芯片CD4069的理论延迟时间是多少?他和输入的信号电压有关吗?若是TTL信号则延迟时间为多少?
2个回答
展开全部
芯片CD4069的理论延迟时间和输入的信号电压有关,上升,下降时间典型值,VDD=5V时100ns,VDD=10V时50ns,VDD=15V时40ns,六反相器74ls04从低到高9ns,从高到低10ns。
TTL的输出电压一般小于供电电压VCC,如果VCC=5V,那么高电压Vout=3.5V左右,低电压为<0.2V因为他是双极型数字集成电路,输入与输出均为三极管,但是COMS就不同了,为高阻抗的,一般输出高电压接近VCC,输出低电平接近0。
扩展资料:
网络性能测量方法按照测量方式分为主动测量和被动测量。主动测量是将探测包注入到被测网络中,该探测包记录在网络中的传递情况,在终端通过解析探测包来获取网络性能数据。
被动测量方式使用监测设备或工具,通过捕获被测网络中所传递的数据包来分析网络特性。这两种方法各有优缺点。
主动测量方法具有灵活的可控性,能够根据测量者自己的意图进行参数设定,如包的类型及大小等。
参考资料来源:百度百科-延迟时间
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询