xilinx公司ISE 12下DDS compiler 4.0输出带噪声正弦波设置方法

我需要使用ip核生成的DDS发生带噪声的正弦波,要求采样频率2kHz,正弦波频率500Hz(求设计方法)。我在设置过程中不明白phase-in是什么意思,看了datash... 我需要使用ip核生成的DDS发生带噪声的正弦波,要求采样频率2kHz,正弦波频率500Hz(求设计方法)。我在设置过程中不明白phase-in是什么意思,看了datasheet的例子也不太明白。。。拜谢~~ 展开
 我来答
shang22
2013-05-15 · TA获得超过3856个赞
知道大有可为答主
回答量:1786
采纳率:33%
帮助的人:2200万
展开全部
phase-in 就是你希望DDS输出的SIN、COS相位啊
追问
那就是说clk是采样频率,phase-in控制输出频率么?
如果是的话phase-in输入应该是弧度还是角度?
追答
clk是工作频率
phase-in是任意定义的用户控制输入
phase-in输入精度应该是一个比值:360度和数字表示范围之比。
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式