用1K×4位的DRAM芯片构成4K×8位存储器。问需要多少个这样的DRAM芯片?画出该存储器的组成逻辑框图。

用1K×4位的DRAM芯片构成4K×8位存储器。问需要多少个这样的DRAM芯片?画出该存储器的组成逻辑框图。... 用1K×4位的DRAM芯片构成4K×8位存储器。问需要多少个这样的DRAM芯片?画出该存储器的组成逻辑框图。 展开
 我来答
当代教育科技知识库
高能答主

2020-04-20 · 擅长科技新能源相关技术,且研究历史文化。
当代教育科技知识库
采纳数:1829 获赞数:387262

向TA提问 私信TA
展开全部

芯片数=总容量/容量=4k*8÷1k*4=8片。将每四zhidao块分为一组,形成32位的数据宽度,根据该储存容量大小一共需要16位地址线(可以根版据储存容量除以数据宽度来确定)。

将32K*8芯片组成128K*16的只读度器,所以首先位扩展将数据线8扩展到16,即D0~D15,然问后字扩展32K是15条地址线,128是17条地址线,所以要答用2/4译码器将地址线15扩展到17,需要用到的芯片是(128/32)*(16/8)=8,连接如图所示!红色为A0~A14的地址总线。


扩展资料:

用1K×4位的DRAM芯片构成4K×8位存储器。是一个64K 1bit的DRAM芯片,将8片并接起来,可以构成64KB的动态存储器。

每片只有一条输入数据线,而地址引脚只有8条。为了形成64K地址,必须在系统地址总线和芯片地址引线之间专门设计一个地址形成电路。使系统地址总线信号能分时地加到8个地址的引脚上,借助芯片内部的行锁存器、列锁存器和译码电路选定芯片内的存储单元,锁存信号也靠着外部地址电路产生。

当要从DRAM芯片中读出数据时,CPU 首先将行地址加在A0-A7上,而后送出RAS 锁存信号,该信号的下降沿将地址锁存在芯片内部。接着将列地址加到芯片的A0-A7上,再送CAS锁存信号,也是在信号的下降沿将列地址锁存在芯片内部。然后保持WE=1,则在CAS有效期间数据输出并保持。

sunnyljia
2013-05-16
知道答主
回答量:7
采纳率:0%
帮助的人:4.6万
展开全部
芯片数=总容量/容量=4k*8÷1k*4=8片
图我就不画了,存储器共有12根地址线其中2根连译码器产生4个片选信号,剩下的10根连所有的芯片,用作片内寻址。1k*4的芯片2个一组,共4组,一组连一个片选信号。还有一个读信号线,连所有芯片
本回答被提问者采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
错欢伴7
2017-12-15
知道答主
回答量:3
采纳率:0%
帮助的人:2632
引用sunnyljia的回答:
芯片数=总容量/容量=4k*8÷1k*4=8片
图我就不画了,存储器共有12根地址线其中2根连译码器产生4个片选信号,剩下的10根连所有的芯片,用作片内寻址。1k*4的芯片2个一组,共4组,一组连一个片选信号。还有一个读信号线,连所有芯片
展开全部
8片没有错,但我感觉应该是分成两组,每4个芯片一组
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 更多回答(1)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式