quartus ii中的引脚进行地址分配,在编译时出现错误

板子的datasheet中表明PIN_23是接时钟CLK的,我将我的模块clock引脚接为PIN_23时出现错误”Error:Can'tplacenode"clock"-... 板子的datasheet中表明PIN_23是接时钟CLK的,我将我的模块clock引脚接为PIN_23时出现错误”Error: Can't place node "clock" -- illegal location assignment PIN_23“。求大侠帮忙解决 展开
 我来答
icesongqiang
2013-05-18
知道答主
回答量:57
采纳率:100%
帮助的人:12.9万
展开全部
22是接的50M的频率,23是开关。
追问

什么意思呀?我用的是cyclone II EP2C8Q208C8。

datasheet上写的是PIN_23接的板子的时钟

追答
本回答被提问者采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
匿名用户
2013-05-17
展开全部
CLK和clock一样吗?
追问
这..............它们的引脚分配是同一个的话,和名字有关系吗?
追答
。。。相当有关系啊,两个信号怎么能分配一个管脚,那直接用一个信号名不就行了,
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 1条折叠回答
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式