PCB布线的步骤是怎样的?怎么规划走线啊!(新手请多指教!)
我是想问一下,布线的时候面对成百上千的飞线时,该如何下手,怎么才能快速找到走线最好看的,最快的通道,有什么经验能分享一下吗? 展开
1、按电路模块进行布局,实现同一功能的相关电路称为一个模块,电路模块中的元件应采用就近集中原则,同时数字电路和模拟电路分开;
2、定位孔、标准孔等非安装孔周围1.27mm 内不得贴装元、器件,螺钉等安装孔周围3.5mm(对于M2.5)、4mm(对于M3)内不得贴装元器件;
3、卧装电阻、电感(插件)、电解电容等元件的下方避免布过孔,以免波峰焊后过孔与元件壳体短路;
4、元器件的外侧距板边的距离为5mm;
5、贴装元件焊盘的外侧与相邻插装元件的外侧距离大于2mm;
6、金属壳体元器件和金属件(屏蔽盒等)不能与其它元器件相碰,不能紧贴印制线、焊盘,其间距应大于2mm。定位孔、紧固件安装孔、椭圆孔及板中其它方孔外侧距板边的尺寸大于3mm;
7、发热元件不能紧邻导线和热敏元件;高热器件要均衡分布;
8、电源插座要尽量布置在印制板的四周,电源插座与其相连的汇流条接线端应布置在同侧。特别应注意不要把电源插座及其它焊接连接器布置在连接器之间,以利于这些插座、连接器的焊接及电源线缆设计和扎线。电源插座及焊接连接器的布置间距应考虑方便电源插头的插拔;
规划走线时,需注意以下几点
1、输入端与输出端的边线应避免相邻平行, 以免产生反射干扰。必要时应加地线隔离;两相邻层的布线要互相垂直,平行容易产生寄生耦合。
2、地线>电源线>信号线,通常信号线宽为:8mil~12mil;电源线为50mil~100mil。对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用)
3、可以用一些孤岛铜,然后将其连接到地平面上。
4、在PCB板内部数字地和模拟地实际上是分开的它们之间互不相连,只是在PCB与外界连接的接口处(如插头等)。数字地与模拟地有一点短接,请注意,只有一个连接点。也有在PCB上不共地的,这由系统设计来决定。
5、实在没地方布线,可考虑布在VCC层,其次考虑GND层。
6、标准元器件两腿之间的距离为100mil(2.54mm),所以网格系统的基础一般就定为100mil(2.54 mm)或小于100mil的整倍数,如:50mil、25mil、20mil等。
一般布局时选择50mil网格,布线选择5mil网格,孔距和器件距离设为25mil(让器件之间可以走线)
7、板边的铺铜要距离板边20mil。
8、PCB 板上延时为 0.167ns/inch.。但是,如果过孔多,器件管脚多,网线上设置的约束多,延时将增大。
9、线径越宽,距电源/地越近,或隔离层的介电常数越高,特征阻抗就越小。
10、PCB板上的走线可等效为串联和并联的电容、电阻和电感结构。串联电阻的典型值0.25-0.55 ohms/英尺。并联电阻阻值通常很高。
11、如果采用CMOS或TTL电路进行设计,工作频率小于10MHz,布线长度应不大于7英寸。工作频率在50MHz布线长度应不大于1.5英寸。如果工作频率达到或超过75MHz布线长度应在1英寸。
12、任何高速和高功耗的器件应尽量放置在一起以减少电源电压瞬时过冲。
扩展资料:
PCB布线的常见规则
1、连线精简原则:
连线要精简,尽可能短,尽量少拐弯,力求线条简单明了,特别是在高频回路中,当然为了达到阻抗匹配而需要进行特殊延长的线就例外了,例如蛇行走线等。
2、安全载流原则:
铜线的宽度应以自己所能承载的电流为基础进行设计,铜线的载流能力取决于以下因素:线宽、线厚(铜铂厚度)、允许温升等,下表给出了铜导线的宽度和导线面积以及导电电流的关系(军品标准),可以根据这个基本的关系对导线宽度进行适当的考虑。
3、电磁抗干扰原则:
电磁抗干扰原则涉及的知识点比较多,例如铜膜线的拐弯处应为圆角或斜角(因为高频时直角或者尖角的拐弯会影响电气性能)双面板两面的导线应互相垂直、斜交或者弯曲走线,尽量避免平行走线,减小寄生耦合等。
参考资料:百度百科-PCB
1. 一般规则
1.1 PCB板上预划分数字、模拟、DAA信号布线区域。
1.2 数字、模拟元器件及相应走线尽量分开并放置於各自的布线区域内。
1.3 高速数字信号走线尽量短。
1.4 敏感模拟信号走线尽量短。
1.5 合理分配电源和地。
1.6 DGND、AGND、实地分开。
1.7 电源及临界信号走线使用宽线。
1.8 数字电路放置於并行总线/串行DTE接口附近,DAA电路放置於电话线接口附近。
2. 元器件放置
2.1 在系统电路原理图中:
a) 划分数字、模拟、DAA电路及其相关电路;
b) 在各个电路中划分数字、模拟、混合数字/模拟元器件;
c) 注意各IC芯片电源和信号引脚的定位。
2.2 初步划分数字、模拟、DAA电路在PCB板上的布线区域(一般比例2/1/1),数字、模拟元器件及其相应走线尽量远离并限定在各自的布线区域内。
Note:当DAA电路占较大比重时,会有较多控制/状态信号走线穿越其布线区域,可根据当地规则限定做调整,如元器件间距、高压抑制、电流限制等。
2.3 初步划分完毕後,从Connector和Jack开始放置元器件:
a) Connector和Jack周围留出插件的位置;
b) 元器件周围留出电源和地走线的空间;
c) Socket周围留出相应插件的位置。
2.4 首先放置混合型元器件(如Modem器件、A/D、D/A转换芯片等):
a) 确定元器件放置方向,尽量使数字信号及模拟信号引脚朝向各自布线区域;
b) 将元器件放置在数字和模拟信号布线区域的交界处。
2.5 放置所有的模拟器件:
a) 放置模拟电路元器件,包括DAA电路;
b) 模拟器件相互靠近且放置在PCB上包含TXA1、TXA2、RIN、VC、VREF信号走线的一面;
c) TXA1、TXA2、RIN、VC、VREF信号走线周围避免放置高噪声元器件;
d) 对於串行DTE模块,DTE EIA/TIA-232-E
系列接口信号的接收/驱动器尽量靠近Connector并远离高频时钟信号走线,以减少/避免每条线上增加的噪声抑制器件,如阻流圈和电容等。
2.6 放置数字元器件及去耦电容:
a) 数字元器件集中放置以减少走线长度;
b) 在IC的电源/地间放置0.1uF的去耦电容,连接走线尽量短以减小EMI;
c) 对并行总线模块,元器件紧靠
Connector边缘放置,以符合应用总线接口标准,如ISA总线走线长度限定在2.5in;
d) 对串行DTE模块,接口电路靠近Connector;
e) 晶振电路尽量靠近其驱动器件。
2.7 各区域的地线,通常用0 Ohm电阻或bead在一点或多点相连。
3. 信号走线
3.1 Modem信号走线中,易产生噪声的信号线和易受干扰的信号线尽量远离,如无法避免时要用中性信号线隔离。
Modem易产生噪声的信号引脚、中性信号引脚、易受干扰的信号引脚如下表所示:
3.2 数字信号走线尽量放置在数字信号布线区域内;
模拟信号走线尽量放置在模拟信号布线区域内;
(可预先放置隔离走线加以限定,以防走线布出布线区域)
数字信号走线和模拟信号走线垂直以减小交叉耦合。
3.3 使用隔离走线(通常为地)将模拟信号走线限定在模拟信号布线区域。
a) 模拟区隔离地走线环绕模拟信号布线区域布在PCB板两面,线宽50-100mil;
b) 数字区隔离地走线环绕数字信号布线区域布在PCB板两面,线宽50-100mil,其中一面PCB板边应布200mil宽度。
3.4 并行总线接口信号走线线宽>10mil(一般为12-15mil),如/HCS、/HRD、/HWT、/RESET。
3.5 模拟信号走线线宽>10mil(一般为12-15mil),如MICM、MICV、SPKV、VC、VREF、TXA1、TXA2、RXA、TELIN、TELOUT。
3.6 所有其它信号走线尽量宽,线宽>5mil(一般为 10mil),元器件间走线尽量短(放置器件时应预先考虑)。
3.7 旁路电容到相应IC的走线线宽>25mil,并尽量避免使用过孔。
3.8 通过不同区域的信号线(如典型的低速控制/状态信号)应在一点(首选)或两点通过隔离地线。如果走线只位於一面,隔离地线可走到PCB的另一面以跳过信号走线而保持连续。
3.9 高频信号走线避免使用90度角弯转,应使用平滑圆弧或45度角。
3.10 高频信号走线应减少使用过孔连接。
3.11 所有信号走线远离晶振电路。
3.12 对高频信号走线应采用单一连续走线,避免出现从一点延伸出几段走线的情况。
3.13 DAA电路中,穿孔周围(所有层面)留出至少60mil的空间。
3.14 清除地线环路,以防意外电流回馈影响电源。
4. 电源
4.1 确定电源连接关系。
4.2 数字信号布线区域中,用10uF电解电容或钽电容与0.1uF瓷片电容并联後接在电源/地之间.在PCB板电源入口端和最远端各放置一处,以防电源尖峰脉冲引发的噪声干扰。
4.3 对双面板,在用电电路相同层面中,用两边线宽为 200mil的电源走线环绕该电路。(另一面须用数字地做相同处理)
4.4 一般地,先布电源走线,再布信号走线。
5. 地
5.1双面板中,数字和模拟元器件(除DAA)周围及下方未使用之区域用数字地或模拟地区域填充,各层面同类地区域连接在一起,不同层面同类地区域通过多个过孔相连:Modem DGND引脚接至数字地区域,AGND引脚接至模拟地区域;数字地区域和模拟地区域用一条直的空隙隔开。
5.2 四层板中,使用数字和模拟地区域覆盖数字和模拟元器件(除DAA);Modem DGND引脚接至数字地区域,AGND引脚接至模拟地区域;数字地区域和模拟地区域用一条直的空隙隔开。
5.3 如设计中须EMI过滤器,应在接口插座端预留一定空间,绝大多数EMI器件(Bead/电容)均可放置在该区域;未使用之区域用地区域填充,如有屏蔽外壳也须与之相连。
5.4 每个功能模块电源应分开。功能模块可分为:并行总线接口、显示、数字电路(SRAM、EPROM、Modem)和DAA等,每个功能模块的电源/地只能在电源/地的源点相连。
5.5 对串行DTE模块,使用去耦电容减少电源耦合,对电话线也可做相同处理。
5.6 地线通过一点相连,如可能,使用Bead;如抑制EMI需要,允许地线在其它地方相连。
5.7 所有地线走线尽量宽,25-50mil。
5.8 所有IC电源/地间的电容走线尽量短,并不要使用过孔。
6. 晶振电路
6.1 所有连到晶振输入/输出端(如XTLI、XTLO)的走线尽量短,以减少噪声干扰及分布电容对Crystal的影响。XTLO走线尽量短,且弯转角度不小於45度。(因XTLO连接至上升时间快,大电流之驱动器)
6.2 双面板中没有地线层,晶振电容地线应使用尽量宽的短线连接至器件上离晶振最近的DGND引脚,且尽量减少过孔。
6.3 如可能,晶振外壳接地。
6.4 在XTLO引脚与晶振/电容节点处接一个100 Ohm电阻。
6.5 晶振电容的地直接连接至 Modem的GND引脚,不要使用地线区域或地线走线来连接电容和Modem的GND引脚。
7. 使用EIA/TIA-232接口的独立Modem设计
7.1 使用金属外壳。如果须用塑料外壳,应在内部贴金属箔片或喷导电物质以减小EMI。
7.2 各电源线上放置相同模式的Choke。
7.3 元器件放置在一起并紧靠EIA/TIA-232接口的Connector。
7.4 所有EIA/TIA-232器件从电源源点单独连接电源/地。电源/地的源点应为板上电源输入端或调压芯片的输出端。
7.5 EIA/TIA-232电缆信号地接至数字地。
针对模拟信号,再作一些详细说明:
模拟电路的设计是工程师们最头疼、但也是最致命的设计部分,尽管目前数字电路、大规模集成电路的发展非常迅猛,但是模拟电路的设计仍是不可避免的,有时也是数字电路无法取代的,例如 RF 射频电路的设计!这里将模拟电路设计中应该注意的问题总结如下,有些纯属经验之谈,还望大家多多补充、多多批评指正!...
(1)为了获得具有良好稳定性的反馈电路,通常要求在反馈环外面使用一个小电阻或扼流圈给容性负载提供一个缓冲。
(2)积分反馈电路通常需要一个小电阻(约 560 欧)与每个大于 10pF 的积分电容串联。
(3)在反馈环外不要使用主动电路进行滤波或控制 EMC 的 RF 带宽,而只能使用被动元件(最好为 RC 电路)。仅仅在运放的开环增益比闭环增益大的频率下,积分反馈方法才有效。在更高的频率下,积分电路不能控制频率响应。
(4)为了获得一个稳定的线性电路,所有连接必须使用被动滤波器或其他抑制方法(如光电隔离)进行保护。
(5)使用 EMC 滤波器,并且与 IC 相关的滤波器都应该和本地的 0V 参考平面连接。
(6)在外部电缆的连接处应该放置输入输出滤波器,任何在没有屏蔽系统内部的导线连接处都需要滤波,因为存在天线效应。另外,在具有数字信号处理或开关模式的变换器的屏蔽系统内部的导线连接处也需要滤波。
(7)在模拟 IC 的电源和地参考引脚需要高质量的 RF 去耦,这一点与数字 IC 一样。但是模拟 IC 通常需要低频的电源去耦,因为模拟元件的电源噪声抑制比(PSRR)在高于 1KHz 后增加很少。在每个运放、比较器和数据转换器的模拟电源走线上都应该使用 RC 或 LC 滤波。电源滤波器的拐角频率应该对器件的 PSRR 拐角频率和斜率进行补偿,从而在整个工作频率范围内获得所期望的 PSRR 。
(8)对于高速模拟信号,根据其连接长度和通信的最高频率,传输线技术是必需的。即使是低频信号,使用传输线技术也可以改善其抗干扰性,但是没有正确匹配的传输线将会产生天线效应。
(9)避免使用高阻抗的输入或输出,它们对于电场是非常敏感的。
(10)由于大部分的辐射是由共模电压和电流产生的,并且因为大部分环境的电磁干扰都是共模问题产生的,因此在模拟电路中使用平衡的发送和接收(差分模式)技术将具有很好的 EMC 效果,而且可以减少串扰。平衡电路(差分电路)驱动不会使用 0V 参考系统作为返回电流回路,因此可以避免大的电流环路,从而减少 RF 辐射。
(11)比较器必须具有滞后(正反馈),以防止因为噪声和干扰而产生的错误的输出变换,也可以防止在断路点产生振荡。不要使用比需要速度更快的比较器(将 dV/dt 保持在满足要求的范围内,尽可能低)。
(12)有些模拟 IC 本身对射频场特别敏感,因此常常需要使用一个安装在 PCB 上,并且与 PCB 的地平面相连接的小金属屏蔽盒,对这样的模拟元件进行屏蔽。注意,要保证其散热条件。
这些,网上都找得到,我是想问一下,布线的时候面对成百上千的飞线时,该如何下手,怎么才能快速找到走线最好看的,最快的通道,有什么经验能分享一下吗?
按原理图的分布把PCB元件分块 摆放,,,分块布线。
比如 电源一块, 每个芯片及周边一块, 接插件一块 ,等等
然后分块攻掠。 最后一起整合。
1. 确定布线目标:首先,需要明确电路的功能和性能要求。根据电路设计需求,决定各个信号线的长度、走向和摆放方式。
2. 准备工作:在进行布线之前,需要先完成元件布局和设计。选择合适的元器件并摆放在PCB上,确保元器件间的距离合适,避免信号干扰。
3. 分区布线:将PCB面板划分为不同的区域,如模拟区、数字区等。根据电路的性质和规模,将相关的元器件布置在相同区域内,以降低相互之间的干扰。
4. 优先级规划:根据电路图和电路功能的复杂程度,将信号线分为高优先级和低优先级。高优先级信号线是电路中关键的信号,需要采取更精细的走线方式,如使用特殊布线规则(如差分对、匹配长度)来减少干扰。
5. 走线规划:在布线之前,需要先做好规划。根据电路的特性和性能要求,考虑走线路径、信号接口和信号线长度等。一般情况下,考虑将信号线尽量绕开电源线和高频干扰源,合理规划信号线的走向。
6. 信号走线:根据规划,依次进行信号线的走线。在选择走线层次时,除了考虑信号的规划要求外,还需要考虑PCB板的层数和布线密度等因素。根据信号类型选择不同的走线方式,如单线道、全画布等。并且需要保持信号线的匹配长度、相互间的距离以及规避交叉干扰。
7. 电源和地线布线:PCB布线中,电源和地线的设计也是至关重要的。需要确保电源线的厚度足够和布线宽度适当,以减少阻抗和电源噪音。同时,应将地线布置在信号线的旁边,形成回路,有助于抑制噪声。
8. 信号线优化:布线完成后,需要进行信号完整性分析以及时延匹配等工作,以确保布线满足电路性能要求。
总而言之,在进行PCB布线时,要充分考虑电路的功能需求和性能要求,合理规划信号线,遵循布线规则,以提高电路的可靠性和性能。此外,通过学习和实践,也可以不断提高布线的技巧和经验
2022-11-17 · PCB打样,SMT打样,PCBA加工。
随着PCB尺寸要求越来越小,器件密度要求越来越高,PCB设计的难度也越来越大。如何实现PCB高的布通率以及缩短设计时间,那么我们就来谈谈对PCB规划、布局和布线的设计技巧。
在开始布线之前应该对设计进行认真的分析以及对工具软件进行认真的设置,这会使设计更加符合要求。
确定PCB的层数
电路板尺寸和布线层数需要在设计初期确定。布线层的数量以及层叠(STack-up)方式会直接影响到印制线的布线和阻抗。
板的大小有助于确定层叠方式和印制线宽度,实现期望的设计效果。目前多层板之间的成本差别很小,在开始设计时最好采用较多的电路层并使敷铜均匀分布。
设计规则和限制
要顺利完成布线任务,布线工具需要在正确的规则和限制条件下工作。要对所有特殊要求的信号线进行分类,每个信号类都应该有优先级,优先级越高,规则也越严格。
规则涉及印制线宽度、过孔的最大数量、平行度、信号线之间的相互影响以及层的限制,这些规则对布线工具的性能有很大影响。认真考虑设计要求是成功布线的重要一步。
组件的布局
在最优化装配过程中,可制造性设计(DFM)规则会对组件布局产生限制。如果装配部门允许组件移动,可以对电路适当优化,更便于自动布线。
所定义的规则和约束条件会影响布局设计。自动布线工具一次只会考虑一个信号,通过设置布线的约束条件以及设定可布信号线的层,可以使布线工具能像设计师所设想的那样完成布线。
比如,对于电源线的布局:
①在PCB布局中应将电源退耦电路设计在各相关电路附近,而不要放置在电源部分,否则既影响旁路效果,又会在电源线和地线上流过脉动电流,造成窜扰;
②对于电路内部的电源走向,应采取从末级向前级供电,并将该部分的电源滤波电容安排在末级附近;
③对于一些主要的电流通道,如在调试和检测过程中要断开或测量电流,在布局时应在印制导线上安排电流缺口。
另外,要注意稳压电源在布局时,尽可能安排在单独的印制板上。当电源与电路合用印制板时,在布局中,应该避免稳压电源与电路元件混合布设或是使电源和电路合用地线。因为这种布线不仅容易产生干扰,同时在维修时无法将负载断开,到时只能切割部分印制导线,从而损伤印制板。
扇出设计
在扇出设计阶段,表面贴装器件的每一个引脚至少应有一个过孔,以便在需要更多的连接时,电路板能够进行内层连接、在线测试和电路再处理。
为了使自动布线工具效率最高,一定要尽可能使用最大的过孔尺寸和印制线,间隔设置为50mil较为理想。要采用使布线路径数最大的过孔类型,经过慎重考虑和预测,电路在线测试的设计可在设计初期进行,在生产过程后期实现。根据布线路径和电路在线测试来确定过孔扇出类型,电源和接地也会影响到布线和扇出设计。
手动布线以及关键信号的处理
手动布线在现在和将来都是印刷电路板设计的一个重要过程,采用手动布线有助于自动布线工具完成布线工作。通过对挑选出的网络(net)进行手动布线并加以固定,可以形成自动布线时可依据的路径。
首先对关键信号进行布线,手动布线或结合自动布线工具均可。布线完成后,再由有关的工程技术人员对这些信号布线进行检查,检查通过后,将这些线固定,然后开始对其余信号进行自动布线。由于地线中阻抗的存在,会给电路带来共阻抗干扰。
因此,在布线时不可将凡有接地符号的点随意连接,这可能会产生有害的耦合,影响电路的工作。频率较高时,导线的感抗将比导线本身的电阻大几个数量级。这时导线上即使只流过很小的高频电流,也会产生一定的高频电压降。
因此,对高频电路来说,PCB布局尽可能排列紧凑,使印制导线尽可能短。印制导线之间还有互感和电容,当工作频率较大时,会对其它部分产生干扰,称为寄生耦合干扰。可以采取的抑制方式有:①尽量缩短各级间的信号走线;
②按信号的顺序排列各级电路,避免各级信号线相互跨越;
③相邻的两面板的导线要垂直或交叉,不能平行;
④当板内要平行布设信号导线时,应使这些导线尽可能间隔一定的距离,或用地线、电源线隔开,达到屏蔽的目的。
自动布线
对关键信号的布线需要考虑在布线时控制一些电参数,比如减小分布电感等,在了解自动布线工具有哪些输入参数以及输入参数对布线的影响后,自动布线的质量在一定程度上可以得到保证。在对信号进行自动布线时应该采用通用规则。
通过设置限制条件和禁止布线区来限定给定信号所使用的层以及所用到的过孔数量,布线工具就能按照工程师的设计思想来自动布线。在设置好约束条件和应用所创建的规则后,自动布线将会达到与预期相近的结果,在一部分设计完成以后,将其固定下来,以防止受到后边布线过程的影响。
布线次数取决于电路的复杂性和所定义的通用规则的多少。现在的自动布线工具功能非常强大,通常可完成100%的布线。但是,当自动布线工具未完成全部信号布线时,就需对余下的信号进行手动布线。
布线的整理
一些约束条件很少的信号,布线的长度很长,这时可以先判断出哪些布线合理,哪些布线不合理,再通过手动编辑来缩短信号布线长度和减少过孔数量。
(2):画完原理图的时候一定要让所有的元件都有封装,否则导PCB的时候会找不到元件
有的元件在库里找不到是要自己画的,其实实际中还是自己画好,最后有一个自己的库,那才叫方便呢。画的过程是启动FILE/NEW——》选择SCH LIB——》这就进入了零件编辑库——》画完后在该元件上又键TOOLS—RENAME COMPONENT可重命名元件。
元件封装的画法跟这个也一样,但是选择的是PCB LIB,元件的边框是在是在TOPOverlay层,为黄色。
(3):画完后要给元件按顺序重命名,选择TOOLS工具————》ANNOTATE注释然后选择顺序
(4):在转化成PCB前,要生成报表,主要是网络表 选择DESIGN设计————》Creat Netlist创建网络表
(5):还有就是要检查电器规则:选择TOOLS――.>ERC
(6): 然后就可以生成PCB了生成的过程若有错误一定把原理图修改正确了再生成PCB
(7):PCB首先一定要步好局,应让线走的越短越好,过孔越少越好。
(8):画线之前先设计规则:TOOLS―――Design Rules, RouTIng中的Clearance Constrain的GAP设计时可选10也可选12,ROUTING VIA STYLE中设置过孔,汉盘的最大外直径最小外直径,最大内直径,最小内直径的大小。Width Constraint 设置的是线的宽度,最大最小
(9):画线的宽度一般普通的就12MIL,外围一圈电源和地线就120或100,片子的电源和地就50或40或30,晶镇线要粗,要放在单片机旁,公用线要粗,长距离线要粗,线不能拐直角要45度,电源和地还有其他的标志一定要在TOPLAY中标明,方便调试连线。
若发现图不正确,一定要先改原理图,再用原理图更PCB.
(10):VIEW选项里最下边的选项可以选英制还是毫米。
(11):为了提高板子的抗干扰性,最好最后敷铜,选择敷铜图标,出现 对话框,该图中Net OpTIon选择连接的网络,,其下的两个选项要选上,HATCHING STYLE,选择敷铜的形式,这个随便。GRID SIZE是敷铜格点间距,TRACK WIDTH设置线宽与我们画PCB的线宽要一致,LOCKPrimiTIves比选,其他的两项按图上做就可。