用verilog程序设计一个具有异步复位功能的24进制计数器 250

用verilog程序设计一个具有异步复位功能的24进制计数器(计数范围为1-24,用七段数码管显示计数结果)要原理图和程序(不太了解有没有程序)!!!!!!... 用verilog程序设计一个具有异步复位功能的24进制计数器(计数范围为1-24,用七段数码管显示计数结果)
要原理图和程序(不太了解有没有程序)!!!!!!
展开
 我来答
百度网友faadf46
高粉答主

2020-03-07 · 说的都是干货,快来关注
知道答主
回答量:4556
采纳率:0%
帮助的人:75.4万
展开全部

1、编译,通过后,添加波形文件,如下图所示。

2、保存,点击波形仿真按钮,开始波形仿真,如下图所示。

3、仿真成功,结果如下图所示。

4、波形仿真情况1:使能en及m=1时模23计数仿真结果如下图。

5、波形仿真情况2:循环及m=0时模119计数仿真结果如下图。

5、波形仿真情况3:m跳变及复位清零仿真结果如下图。

两袖尽清风9413
2017-11-23 · 超过61用户采纳过TA的回答
知道答主
回答量:152
采纳率:66%
帮助的人:22.3万
展开全部
//这是39进制计数器,可进行加减操作,为0时减操作输出38,为38是加操作输出0.你改一下就成9进制了

module counter_39{
add,
dec,
counter
};

input add; //为1时加操作
input dec; //为1时减操作
output [5:0] counter;

reg [5:0] counter;

always @(add and dec) begin
if(add && !dec) begin
if(counter == 6'd38) begin
counter <= 6'd0;
end
else begin
counter <= counter + 1'b1;
end
end
if(!add and dec) begin
if(counter == 6'd0) begin
counter <= 6'd38;
end
else begin
counter <= counter - 1'b1;
end
end
end
endmodule
Component Pascal
本回答被网友采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式