求解FPGA这个计数器具体工作原理

 我来答
神级人氏
高粉答主

推荐于2018-04-12 · 每个回答都超有意思的
知道大有可为答主
回答量:8376
采纳率:95%
帮助的人:829万
展开全部
  三个级联的16进制计数器,从0000,0000,0000开始计数,计数到0101,0000,0010(1282)时输出OUT高电平,然后,控制计数器重新载入0000,0000,0000.所以这个电路实现一个1282进制的计数器,输出脉冲OUT为时钟频率的1/1282,脉冲宽度与时钟相同。
  FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
量子002
2013-06-10 · TA获得超过4212个赞
知道大有可为答主
回答量:4082
采纳率:66%
帮助的人:931万
展开全部
三个级联的16进制计数器,从0000,0000,0000开始计数,计数到0101,0000,0010(1282)时输出OUT高电平,然后,控制计数器重新载入0000,0000,0000.所以这个电路实现一个1282进制的计数器,输出脉冲OUT为时钟频率的1/1282,脉冲宽度与时钟相同
本回答被提问者采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式