贵求大神解答数电题
(二).判断题1.逻辑运算中,能把所有可能条件组合及其结果对应列出的表格称为真值表()2.与非门的多余输入端允许接地()3.使用TTL数字集成电路时,电源电压极性不能接反...
(二).判断题
1.逻辑运算中,能把所有可能条件组合及其结果对应列出的表格称为真值表( )
2.与非门的多余输入端允许接地( )
3.使用TTL数字集成电路时,电源电压极性不能接反,其额定值为5V( )
4.正逻辑高电平为“1”则低电平为“0”, 负逻辑高电平为“0”则低电平为“1”( )
5.逻辑电路中的与门和或门是相对的,即正逻辑与门就是负逻辑或门,正逻辑或门就是负逻辑与门( )
6.若两函数具有相同的真值表,则两个逻辑函数必定相等( )
7.若两函数具有不同形式的逻辑表达式,则两个逻辑函数必定不相等( )
8.逻辑函数两次求反,则为原逻辑函数( )
9.逻辑函数=( )
10.逻辑函数( )
11.逻辑函数AA=A2,A+A=2A ( )
12.两输入四与非门集成块74LS00与7400逻辑功能不完全相同( )
13.三态门的三种工作状态,高电平,低电平,高阻抗( )
14.一般TTL门输出端可以直接并接,实现线与( )
15.TTL门电路输入端悬空相当于输入高电平( )
16.逻辑函数,在B=C=1时,可能产生竞争冒险现象( )
17.逻辑函数,在B=C=0时,不存在竞争冒险现象( )
18.时序逻辑电路中具有记忆功能的逻辑部件。 ( )
19.译码是编码的逆过程 ( )
20.共阴极数码管应选用有效输出为高电平的显示译码来驱动( )
21 时序逻辑电路按其触发有否统一时钟控制可分为同步时序逻辑电路和异步
时序逻辑电路。( )
22、一个触发器可以寄存二位二进制代码。( )
23、 逻辑运算A+A=A( )
24、一般CMOS电路电源电压只允许5V。 ( )
25、同步计数器的计数速度比异步计数器速度快。 ( )
26、十进制数(5)10比十六进制数(5)16小。 ( )
27、构成组合逻辑电路的基本单元是门电路,构成时序逻辑电路的基本单元是触发器。( )
28、74LS283芯片的工作电压是5V。 ( )
29、余3 BCD码是一种有权BCD码。 ( )
30、集电极开路门的英文缩写为OC门。 ( )
31、十进数5的8421BCD码是1010 ( )
32、逻辑函数的表示方法主要有逻辑表达式、逻辑图、真值表、卡诺图、波形图。( 展开
1.逻辑运算中,能把所有可能条件组合及其结果对应列出的表格称为真值表( )
2.与非门的多余输入端允许接地( )
3.使用TTL数字集成电路时,电源电压极性不能接反,其额定值为5V( )
4.正逻辑高电平为“1”则低电平为“0”, 负逻辑高电平为“0”则低电平为“1”( )
5.逻辑电路中的与门和或门是相对的,即正逻辑与门就是负逻辑或门,正逻辑或门就是负逻辑与门( )
6.若两函数具有相同的真值表,则两个逻辑函数必定相等( )
7.若两函数具有不同形式的逻辑表达式,则两个逻辑函数必定不相等( )
8.逻辑函数两次求反,则为原逻辑函数( )
9.逻辑函数=( )
10.逻辑函数( )
11.逻辑函数AA=A2,A+A=2A ( )
12.两输入四与非门集成块74LS00与7400逻辑功能不完全相同( )
13.三态门的三种工作状态,高电平,低电平,高阻抗( )
14.一般TTL门输出端可以直接并接,实现线与( )
15.TTL门电路输入端悬空相当于输入高电平( )
16.逻辑函数,在B=C=1时,可能产生竞争冒险现象( )
17.逻辑函数,在B=C=0时,不存在竞争冒险现象( )
18.时序逻辑电路中具有记忆功能的逻辑部件。 ( )
19.译码是编码的逆过程 ( )
20.共阴极数码管应选用有效输出为高电平的显示译码来驱动( )
21 时序逻辑电路按其触发有否统一时钟控制可分为同步时序逻辑电路和异步
时序逻辑电路。( )
22、一个触发器可以寄存二位二进制代码。( )
23、 逻辑运算A+A=A( )
24、一般CMOS电路电源电压只允许5V。 ( )
25、同步计数器的计数速度比异步计数器速度快。 ( )
26、十进制数(5)10比十六进制数(5)16小。 ( )
27、构成组合逻辑电路的基本单元是门电路,构成时序逻辑电路的基本单元是触发器。( )
28、74LS283芯片的工作电压是5V。 ( )
29、余3 BCD码是一种有权BCD码。 ( )
30、集电极开路门的英文缩写为OC门。 ( )
31、十进数5的8421BCD码是1010 ( )
32、逻辑函数的表示方法主要有逻辑表达式、逻辑图、真值表、卡诺图、波形图。( 展开
展开全部
(二).判断题
1.逻辑运算中,能把所有可能条件组合及其结果对应列出的表格称为真值表( 对 )
2.与非门的多余输入端允许接地( 错 )
3.使用TTL数字集成电路时,电源电压极性不能接反,其额定值为5V( 对 )
4.正逻辑高电平为“1”则低电平为“0”, 负逻辑高电平为“0”则低电平为“1”(对 )
5.逻辑电路中的与门和或门是相对的,即正逻辑与门就是负逻辑或门,正逻辑或门就是负逻辑与门( 对 )
6.若两函数具有相同的真值表,则两个逻辑函数必定相等( 对 )
7.若两函数具有不同形式的逻辑表达式,则两个逻辑函数必定不相等( 错 )
8.逻辑函数两次求反,则为原逻辑函数( 对 )
(√)1、逻辑运算中,能把所有可能条件组合及其结果——对应列出的表格称为真值表。
(√)2、带有放大环节的稳压电源其放大环节的放大倍数越大,输出电压越稳定。
(√)3、逻辑电路中的与门和或门是相对的,即正与门就是负或门,正或门就是负与门。
(√)4、单稳态电路输出脉冲宽度取决于充电电容的大小。
(√)5、与非门的多余端不允许接地。
(×)6、用偶数个与非门首尾相接可组成环形多谐振荡器。
(√)7、凡具有两个稳定状态的器件都可构成二进制计数器。
(×)8、TTL与非门输入端同时悬空时,相当于输入端不加电平,故输出为高电平。
(√)9、使用TTL数字集成电路时,电源电压极性不能接反,其额定值为5V。
(×)10、若一个异或门的两个输入端的电平相同,即同为高电平或同为低电平,则输出为高电平。
(√)11、异步计数器各个触发器之间的翻转是不同步的,与CP脉冲也是不同步的。
(√)12、要将变化缓慢的电压信号整形成脉冲信号,应采用施密特触发器。
(×)13、将尖顶波变换成与它对应的等宽的脉冲,应采用单稳态触发器。
(×)14、TTL数字集成电路中,或门不使用的输入端接高电平。
(√)15、环形计数器实际上是一个自循环的移位寄存器。
(√)16、一个触发器可以存储一位二进制代码,用N个触发器就可以存储N位二进制代码。
(√)17、用二进制代码表示具有某种含义的信息称为编码。在数字电路中,能实现编码功能的电路称编码器。
(×)18、主一从J-K触发器的输出状态中有土个是不确定的状态。
(×)19、寄存器存放数码的串行方式是数码各位从各对应位输入端同时输入到寄存器中。
1.逻辑运算中,能把所有可能条件组合及其结果对应列出的表格称为真值表( 对 )
2.与非门的多余输入端允许接地( 错 )
3.使用TTL数字集成电路时,电源电压极性不能接反,其额定值为5V( 对 )
4.正逻辑高电平为“1”则低电平为“0”, 负逻辑高电平为“0”则低电平为“1”(对 )
5.逻辑电路中的与门和或门是相对的,即正逻辑与门就是负逻辑或门,正逻辑或门就是负逻辑与门( 对 )
6.若两函数具有相同的真值表,则两个逻辑函数必定相等( 对 )
7.若两函数具有不同形式的逻辑表达式,则两个逻辑函数必定不相等( 错 )
8.逻辑函数两次求反,则为原逻辑函数( 对 )
(√)1、逻辑运算中,能把所有可能条件组合及其结果——对应列出的表格称为真值表。
(√)2、带有放大环节的稳压电源其放大环节的放大倍数越大,输出电压越稳定。
(√)3、逻辑电路中的与门和或门是相对的,即正与门就是负或门,正或门就是负与门。
(√)4、单稳态电路输出脉冲宽度取决于充电电容的大小。
(√)5、与非门的多余端不允许接地。
(×)6、用偶数个与非门首尾相接可组成环形多谐振荡器。
(√)7、凡具有两个稳定状态的器件都可构成二进制计数器。
(×)8、TTL与非门输入端同时悬空时,相当于输入端不加电平,故输出为高电平。
(√)9、使用TTL数字集成电路时,电源电压极性不能接反,其额定值为5V。
(×)10、若一个异或门的两个输入端的电平相同,即同为高电平或同为低电平,则输出为高电平。
(√)11、异步计数器各个触发器之间的翻转是不同步的,与CP脉冲也是不同步的。
(√)12、要将变化缓慢的电压信号整形成脉冲信号,应采用施密特触发器。
(×)13、将尖顶波变换成与它对应的等宽的脉冲,应采用单稳态触发器。
(×)14、TTL数字集成电路中,或门不使用的输入端接高电平。
(√)15、环形计数器实际上是一个自循环的移位寄存器。
(√)16、一个触发器可以存储一位二进制代码,用N个触发器就可以存储N位二进制代码。
(√)17、用二进制代码表示具有某种含义的信息称为编码。在数字电路中,能实现编码功能的电路称编码器。
(×)18、主一从J-K触发器的输出状态中有土个是不确定的状态。
(×)19、寄存器存放数码的串行方式是数码各位从各对应位输入端同时输入到寄存器中。
追问
大神,请问第八题之后是什么啊?
追答
9.逻辑函数=( 不懂什么意思)
10.逻辑函数( 不懂什么意思 )
11.逻辑函数AA=A2,A+A=2A (错 )
12.两输入四与非门集成块74LS00与7400逻辑功能不完全相同( 错 )
13.三态门的三种工作状态,高电平,低电平,高阻抗(对 )
14.一般TTL门输出端可以直接并接,实现线与( 错 )
15.TTL门电路输入端悬空相当于输入高电平( 对 )
16.逻辑函数,在B=C=1时,可能产生竞争冒险现象(忘了 )
17.逻辑函数,在B=C=0时,不存在竞争冒险现象( 忘了)
18.时序逻辑电路中具有记忆功能的逻辑部件。 ( 对 )
19.译码是编码的逆过程 ( 对 )
20.共阴极数码管应选用有效输出为高电平的显示译码来驱动(对 )
21 时序逻辑电路按其触发有否统一时钟控制可分为同步时序逻辑电路和异步
时序逻辑电路。( 对 )
22、一个触发器可以寄存二位二进制代码。( 错 )
23、 逻辑运算A+A=A( 对 )
24、一般CMOS电路电源电压只允许5V。 ( 错 )
25、同步计数器的计数速度比异步计数器速度快。 ( 否 )
26、十进制数(5)10比十六进制数(5)16小。 ( 否 )
27、构成组合逻辑电路的基本单元是门电路,构成时序逻辑电路的基本单元是触发器。( 对 )
28、74LS283芯片的工作电压是5V。 ( 对 )
29、余3 BCD码是一种有权BCD码。 ( 错 )
30、集电极开路门的英文缩写为OC门。 ( 对 )
31、十进数5的8421BCD码是1010 ( 错 )
32、逻辑函数的表示方法主要有逻辑表达式、逻辑图、真值表、卡诺图、波形图。(对
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询