那位大哥大姐能够不用单片机设计出电子闹钟的原理图啊!!要求一小时后才响闹铃
1个回答
2013-06-27
展开全部
闹钟是大家日常生活中常用的生活用品,本实验制作的闹钟不但有我们常见的闹钟功能,如:校时,设置闹铃等,而且具有以下特殊的人性化设计:1、记忆功能,在断电后不需要重新校时,可以恢复主人的常用闹铃时刻; ...
闹钟是大家常生活中常用的生活用品,本实验制作的闹钟不但有我们常见的闹钟功能,如:校时,设置闹铃等,而且具有以下特殊的人性化设计:1、记忆功能,在断电后不需要重新校时,可以恢复主人的常用闹铃时刻;2、闹铃声音的大小可以渐强变化;3、显示亮度随着光强而变化;4、闹铃时刻可设置两个,更加方便人们的生活。
一 方案设计与论证
1、振荡器的设计
方案一:采用集成定时电路555与RC组成的多谐振荡器如图一所示,该振荡器的频率为 ,其中 = , 。调整R1,R2与C可让振荡器输出1K赫兹的信号再经分频得到1赫兹的秒钟信号。
方案二:采用晶体振荡器电路,常取晶振的频率为32768Hz,因此需要外加15级2分频电路就可以正好得到1Hz的标准脉冲。
方案三:采用迟滞比较器和一个RC反馈网络能获得方波输出。如图二所示。其中,前一个运放构成迟滞比较器,后一个运放与电容构成积分器是比较器的反馈回路的一部分,信号的输出频率为
方案比较:振荡器是数字电路的核心,振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,555定时器构成的多谐振荡器与迟滞比较器虽然构成简单但是稳定度与精确度都不高,且不易与调试,而晶振不但具有其它两个方案的优点:构成简单,而且稳定度与精确度高,易于调试。所以本实验采用晶体振荡器。
2、计时及闹铃电路的设计
方案一:选用中规模器件作为电路的主要部件,其中分秒的个位计数采用74LS90十位由于只需显示到6,所以采用74LS92,小时的计数采用两个74LS90,闹钟时间的保存和计时部分一样也采用74LS90和74LS92,平时由交流电源供电,当断电时,采用备用电源继续为计数器供电,以达到在断电后不需要重新校时,可以恢复主人的常用闹铃时刻的目的。
方案二:采用单片机实现计时及闹铃电路。
方案三:采用可编程逻辑器件,用原理图或文本方式设计出满足逻辑要求的内部电路,下载到芯片上,再外接其它器件。
闹钟是大家常生活中常用的生活用品,本实验制作的闹钟不但有我们常见的闹钟功能,如:校时,设置闹铃等,而且具有以下特殊的人性化设计:1、记忆功能,在断电后不需要重新校时,可以恢复主人的常用闹铃时刻;2、闹铃声音的大小可以渐强变化;3、显示亮度随着光强而变化;4、闹铃时刻可设置两个,更加方便人们的生活。
一 方案设计与论证
1、振荡器的设计
方案一:采用集成定时电路555与RC组成的多谐振荡器如图一所示,该振荡器的频率为 ,其中 = , 。调整R1,R2与C可让振荡器输出1K赫兹的信号再经分频得到1赫兹的秒钟信号。
方案二:采用晶体振荡器电路,常取晶振的频率为32768Hz,因此需要外加15级2分频电路就可以正好得到1Hz的标准脉冲。
方案三:采用迟滞比较器和一个RC反馈网络能获得方波输出。如图二所示。其中,前一个运放构成迟滞比较器,后一个运放与电容构成积分器是比较器的反馈回路的一部分,信号的输出频率为
方案比较:振荡器是数字电路的核心,振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,555定时器构成的多谐振荡器与迟滞比较器虽然构成简单但是稳定度与精确度都不高,且不易与调试,而晶振不但具有其它两个方案的优点:构成简单,而且稳定度与精确度高,易于调试。所以本实验采用晶体振荡器。
2、计时及闹铃电路的设计
方案一:选用中规模器件作为电路的主要部件,其中分秒的个位计数采用74LS90十位由于只需显示到6,所以采用74LS92,小时的计数采用两个74LS90,闹钟时间的保存和计时部分一样也采用74LS90和74LS92,平时由交流电源供电,当断电时,采用备用电源继续为计数器供电,以达到在断电后不需要重新校时,可以恢复主人的常用闹铃时刻的目的。
方案二:采用单片机实现计时及闹铃电路。
方案三:采用可编程逻辑器件,用原理图或文本方式设计出满足逻辑要求的内部电路,下载到芯片上,再外接其它器件。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询