altium designer画原理图,编译的时候出现这个错误,Net P1_6 contains multiple Output Pins (Pin U5-12
在altiumdesigner上画原理图的时候。编译那一步出现了这个错误。该怎么消除??NetP1_6containsmultipleOutputPins(PinU5-1...
在altium designer上画原理图的时候。编译那一步出现了这个错误。该怎么消除??Net P1_6 contains multiple Output Pins (Pin U5-12)最好就不要修改软件默认值的方法,如果一定要的话那也只能死马当活马医了。求教。给分。。
展开
展开全部
这种情况说明有多个输出性质的管脚连接到一块了。如果两个管脚的电气特性都是输出,并且因为程序运行逻辑不严谨出现一个输出低、一个输出高的情况,傻子都会知道这时将会发生什么。所以AD对于这种潜在危险的情况是比较重视的。
一方面你需要确认一下相应的管脚是否真的是输出特性,还是可以配置;如果真的出现这种情况,可以通过串联电阻的方式消除这种潜在风险。
一方面你需要确认一下相应的管脚是否真的是输出特性,还是可以配置;如果真的出现这种情况,可以通过串联电阻的方式消除这种潜在风险。
更多追问追答
追问
首先,这两个管脚分别是两个不同的外围IC的输出脚,肯定都是输出性质的。然后,我是照着一块成品PCB画的原理图,用万能表测的都是同一点、肯定是没有什么电阻电容串联的。然后至于配置这个问题,我不想把这两个芯片的引脚改掉。对了,我忘了说一点。这两个外围芯片的输出脚是跟arm主芯片的某一IO口连起来的。万能表测的。应该没有错、最后我想问,不改变电路,不改变IC引脚性质,还有什么方法吗??先谢谢。。拜托。
追答
“首先,这两个管脚分别是两个不同的外围IC的输出脚,肯定都是输出性质的。然后,我是照着一块成品PCB画的原理图,用万能表测的都是同一点、肯定是没有什么电阻电容串联的。”
也就是说只能依靠时序逻辑控制确保不会出现烧管脚的情况。
“不改变电路,不改变IC引脚性质,还有什么方法吗??”
既不改电路、也不改IC管脚电气特性,那就只能改原理图电气规则,让这种情况不报错。
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询