在cadence的allegro中画了一个pcb的封装,但在导入网表生成PCB时引脚一发生的偏移,求各位大神解释下 100

在cadence的allegro中在cadence的allegro中画了一个pcb的封装,但在导入网表生成PCB时引脚一发生的偏移,求各位大神解释下... 在cadence的allegro中在cadence的allegro中画了一个pcb的封装,但在导入网表生成PCB时引脚一发生的偏移,求各位大神解释下 展开
 我来答
李金宫
2013-07-23 · TA获得超过394个赞
知道小有建树答主
回答量:593
采纳率:66%
帮助的人:181万
展开全部
这个很简单,可肯定是你在建封装时发生偏移了,1、你打开part develpor看里面的预览是不是已经偏移了。2、确认library里面没有偏移,在PCB Editer里面tools 下refresh一下,或者在在place里面Update Symbols一下你的封装。3、如果还是偏移,重新打开你的封装查看。4、确认封装建立正确但是就是偏移,那么很有可能在你的physical文件夹下有一个和你的封装名字一摸一样的封装文件,删掉后再refresh就可以了。
清宝科技公司
2024-07-24 广告
根据我的知识,不同的PCB设计公司和外包团队收费标准可能不同,因此价格也会有所不同。一般来说,PCB设计的价格可能会受到以下因素的影响:1. 项目规模:项目规模越大,收费也会相应越高。2. 设计复杂度:PCB设计的复杂度越高,收费也会相应越... 点击进入详情页
本回答由清宝科技公司提供
mingzhengzhang
2013-07-18 · TA获得超过434个赞
知道小有建树答主
回答量:230
采纳率:0%
帮助的人:119万
展开全部
你看看你的那个引脚的pad,在建立的时候是不是加了偏移,offset
或者是因为你的那个焊盘是由shape 做的,而你做shape的时候零点没在中心,而在那个角上。然后你做成pad调用,再调入PCB中就偏移了
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
一座小宇宙
2013-07-19 · TA获得超过743个赞
知道小有建树答主
回答量:188
采纳率:100%
帮助的人:175万
展开全部
对的,第一个回答是正解。主要是焊盘的问题,你重做一下焊盘试试,在制作的过程中始终要注意焊盘的中心点尽量放在图纸的中心点,否则还会有很多莫名其妙的问题,以前我第一次画的时候就是因为这个,元器件不能正常摆放
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
手机用户33521
2013-07-18 · TA获得超过118个赞
知道答主
回答量:317
采纳率:0%
帮助的人:113万
展开全部
先找到芯片的各种参数,如芯片引脚间距等,最好是看芯片的DATASHEET再根据规则在pad designer里面做焊盘(如果库里面有,可以不做),做好焊盘后,在PCB Editor里面做器件的封装。然后就OK了。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 更多回答(2)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式