提供一个RTL级描述的verilog程序,并解释下怎么看出是RTL级描述的

多谢~~~~... 多谢~~~~ 展开
 我来答
heche02
2008-07-02 · TA获得超过104个赞
知道答主
回答量:25
采纳率:0%
帮助的人:0
展开全部
always@(poseadge clk or negeadge rst_n)
begin
if(~rst_n)
counter <= 8'h00;
else
counter <= counter + 8'h01;
end

RTL级即寄存器传输级,也就是说,代码描述的是寄存器以及它们之间的组合电路(传输)。上面这个例子,counter是8位寄存器,而对counter进行赋值则是组合电路了,代表了数据的传输。RTL是verilog编程中最常用的抽象级。

书上的原话:
For RTL design, you use "register", "Flip/flop", "combination logic", "mux"
as basic building element to setup your whole chip.
本回答被提问者采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式