什么是去耦电容?什么是旁路电容?什么是锁相环电路?
志远
2024-11-18 广告
2024-11-18 广告
切电容可以选择上海志远真空电器有限公司。上海志远真空电器有限公司是上海市专业生产真空电器企业。技术力量雄厚,检测设备齐全,主要产品: 高低压真空电器开关、高低压真空开关管及其他一些开关配件。产品广泛地使用于煤矿、治金、化工、电力、石油、水泥...
点击进入详情页
本回答由志远提供
2013-08-31
展开全部
滤波电容-用在电源整流电路中,用来滤除交流成分。使输出的直流更平滑。
去耦电容-用在放大电路中不需要交流的地方,用来消除自激,使放大器稳定工作。
旁路电容_用在有电阻连接时,接在电阻两端使交流信号顺利通过。
去耦电容作用:去除在器件切换时从高频器件进入到配电网络中的RF能量。去耦电容还可以为器件供局部化的DC电压源,它在减少跨板浪涌电流方面特别有用。
旁路电容作用:从元件或电缆中转移出不想要的共模RF能量。这主要是通过产生AC旁路消除无意的能量进入敏感的部分,还可以提供基带滤波功能(带宽受限)。
我们经常可以看到,在电源和地之间连接着去耦电容,它有三个方面的作用:一是作为二是滤除该器件产生的高频噪声,切断其通过供电回路进行传播的通路;三是防止电源携带的噪声对电路构成干扰。
在电子电路中,去耦电容和旁路电容都是起到抗干扰的作用,电容所处的位置不同,称呼就不一样了。对于,旁路(bypass)电容是把输入信号中的高频噪声作为称退耦电容,是把输出信号的干扰作为比较小,根据谐振频率一般是0.1u,0.01u等;
而去耦合电容一般比较大,是10u或者更大,依据电路中分布参数,以及驱动电流的变化大小来确定。
数字电路中典型的去耦电容值是0.1F。电容的分布电感的典型值是5H。0.1F的去耦电容有5H的分布电感,它的并行共振频率大约在7MHz左右,也就是的去耦效果,对40MHz以上的噪声几乎不起作用。1F、10F的电容,并行共振频率在20MHz以上,去除高频噪声的效果要好一些。每10片左右集成电路要加一片充放电电容,或1个蓄能电容,可选10F左右。最好不用电解电容,电解电容是两层薄膜卷起来的,这种卷起来的结构在高频时表现为电感。要使用钽电容或聚碳酸酯电容。去耦电容的选用并不严格,可按C="1"/F,即10MHz取0.1F锁相环是指一种电路或者模块,它用于在通信的接收机中,其作用是对接收到的信号进行处理,并从其中提取某个时钟的相位信息。或者说,对于接收到的信号,仿制一个时钟信号,使得这两个信号从某种角度来看是同步的(或者说,相干的)。由于锁定情形下(即完成捕捉后),该仿制的时钟信号相对于接收到的信号中的时钟信号具有一定的相差,所以很形象地称其为锁相器。而一般情形下,这种锁相环的三个组成部分和相应的运作机理是:1 鉴相器:用于判断锁相器所输出的时钟信号和接收信号中的时钟的相差的幅度;2 可调相/调频的时钟发生器器:用于根据鉴相器所输出的信号来适当的调节锁相器内部的时钟输出信号的频率或者相位,使得锁相器完成上述的固定相差功能;3 环路滤波器:用于对鉴相器的输出信号进行滤波和平滑,大多数情形下是一个低通滤波器,用于滤除由于数据的变化和其他不稳定因素对整个模块的影响。从上可以看出,大致有如下框图:
┌─────┐ ┌─────┐ ┌───────┐
→─┤ 鉴相器 ├─→─┤环路滤波器├─→─┤受控时钟发生器├→┬─→
└──┬──┘ └─────┘ └───────┘ │
↑ ↓
└──────────────────────────┘可见,是一个负反馈环路结构,所以一般称为锁相环(PLL: Phase Locking Loop)锁相环有很多种类,可以是数字的也可以是模拟的也可以是混合的,可以用于恢复载波也可以用于恢复基带信号时钟
去耦电容-用在放大电路中不需要交流的地方,用来消除自激,使放大器稳定工作。
旁路电容_用在有电阻连接时,接在电阻两端使交流信号顺利通过。
去耦电容作用:去除在器件切换时从高频器件进入到配电网络中的RF能量。去耦电容还可以为器件供局部化的DC电压源,它在减少跨板浪涌电流方面特别有用。
旁路电容作用:从元件或电缆中转移出不想要的共模RF能量。这主要是通过产生AC旁路消除无意的能量进入敏感的部分,还可以提供基带滤波功能(带宽受限)。
我们经常可以看到,在电源和地之间连接着去耦电容,它有三个方面的作用:一是作为二是滤除该器件产生的高频噪声,切断其通过供电回路进行传播的通路;三是防止电源携带的噪声对电路构成干扰。
在电子电路中,去耦电容和旁路电容都是起到抗干扰的作用,电容所处的位置不同,称呼就不一样了。对于,旁路(bypass)电容是把输入信号中的高频噪声作为称退耦电容,是把输出信号的干扰作为比较小,根据谐振频率一般是0.1u,0.01u等;
而去耦合电容一般比较大,是10u或者更大,依据电路中分布参数,以及驱动电流的变化大小来确定。
数字电路中典型的去耦电容值是0.1F。电容的分布电感的典型值是5H。0.1F的去耦电容有5H的分布电感,它的并行共振频率大约在7MHz左右,也就是的去耦效果,对40MHz以上的噪声几乎不起作用。1F、10F的电容,并行共振频率在20MHz以上,去除高频噪声的效果要好一些。每10片左右集成电路要加一片充放电电容,或1个蓄能电容,可选10F左右。最好不用电解电容,电解电容是两层薄膜卷起来的,这种卷起来的结构在高频时表现为电感。要使用钽电容或聚碳酸酯电容。去耦电容的选用并不严格,可按C="1"/F,即10MHz取0.1F锁相环是指一种电路或者模块,它用于在通信的接收机中,其作用是对接收到的信号进行处理,并从其中提取某个时钟的相位信息。或者说,对于接收到的信号,仿制一个时钟信号,使得这两个信号从某种角度来看是同步的(或者说,相干的)。由于锁定情形下(即完成捕捉后),该仿制的时钟信号相对于接收到的信号中的时钟信号具有一定的相差,所以很形象地称其为锁相器。而一般情形下,这种锁相环的三个组成部分和相应的运作机理是:1 鉴相器:用于判断锁相器所输出的时钟信号和接收信号中的时钟的相差的幅度;2 可调相/调频的时钟发生器器:用于根据鉴相器所输出的信号来适当的调节锁相器内部的时钟输出信号的频率或者相位,使得锁相器完成上述的固定相差功能;3 环路滤波器:用于对鉴相器的输出信号进行滤波和平滑,大多数情形下是一个低通滤波器,用于滤除由于数据的变化和其他不稳定因素对整个模块的影响。从上可以看出,大致有如下框图:
┌─────┐ ┌─────┐ ┌───────┐
→─┤ 鉴相器 ├─→─┤环路滤波器├─→─┤受控时钟发生器├→┬─→
└──┬──┘ └─────┘ └───────┘ │
↑ ↓
└──────────────────────────┘可见,是一个负反馈环路结构,所以一般称为锁相环(PLL: Phase Locking Loop)锁相环有很多种类,可以是数字的也可以是模拟的也可以是混合的,可以用于恢复载波也可以用于恢复基带信号时钟
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
2013-08-31
展开全部
电容都是电容,根据其在电路中的作用不同而冠以不同的名称。基本原理还是隔直,通交。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询