系统主频与系统时钟频率什么关系?
刚刚接触DSP,在阅读中,对于系统时钟和系统主频的关系有些模糊~2812的主频高达150M,每个时钟周期为6.67ns.在学习中,我看到系统时钟又与外部晶振和锁相环有关~...
刚刚接触DSP,在阅读中,对于系统时钟和系统主频的关系有些模糊~2812的主频高达150M,每个时钟周期为6.67ns.在学习中,我看到系统时钟又与外部晶振和锁相环有关~那么前面说的6.67ns的时钟周期它的晶振源是哪里呢?是不是也是由外部晶振+锁相环所得~也就是说外部晶振+锁相环的配置最大能达到150M??O(∩_∩)O谢谢
展开
2013-09-04
展开全部
是的,外部晶振是整个DSP的时钟源,比如外部晶振频率为10M,经过PLL倍频后为300M,再经过分频得到系统时钟150M,片内外设的时钟都是对该系统时钟分频得到的。
深圳市兴威帆电子技术有限公司
2020-04-21 广告
2020-04-21 广告
时钟芯片可以找深圳市兴威帆电子技术有限公司,本公司具有经验丰富的开发工程师和应用工程师,致力于公司自主知识产权IC等产品的研发和技术支持,已开发出多款成熟的产品并大量生产、销售及出口,我公司高精度实时时钟模块产品获得多项国家专利,打破了国外...
点击进入详情页
本回答由深圳市兴威帆电子技术有限公司提供
展开全部
sdram的时钟频率时钟频率是IC的固有参数,限定了一个读写时序的要求。大部分情况下最好能和系统时钟频率匹配,系统时钟频率可以比SDRAM速度低,最后实际的读写速度是由系统时钟时钟来决定的。
比如SDRAM133M的IC,而处理器的系统时钟频率是104M,那么最后的读写速度就是104M。如果系统时钟频率是133M,而SDRAM得时钟是104M,那么可能就会经常内存读写出错。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
2013-09-04
展开全部
回复 lvjingdjs 的帖子明白了~非常感谢O(∩_∩)O
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询