急救 用verilog HDL语言设计一个m序列的生成程序 50

设计八位线性反馈移位寄存器产生伪随机序列,这是要求,我没学过m序列,好像是n=8吧,我要做八位序列检测10101010,望大神急救。... 设计八位线性反馈移位寄存器产生伪随机序列,这是要求,我没学过m序列,好像是n=8吧,我要做八位序列检测10101010,望大神急救。 展开
 我来答
奇闻轶史
2013-09-23 · TA获得超过134个赞
知道小有建树答主
回答量:400
采纳率:25%
帮助的人:106万
展开全部
不好意思,放假玩了几天。。。。给忘记了快。。。你要的估计是8个移位寄存器做的M序列。8位的话有一个本源多项式的概念,你自己补充一下知识。8位的有16个
1
x8+x4+x3+x2+1

2
x8+x5+x3+x+1

3
x8+x5+x3+x2+1

4
x8+x6+x3+x2+1

5
x8+x6+x4+x3+x2+x+1

6
x8+x6+x5+x+1

7
x8+x6+x5+x2+1

8
x8+x6+x5+x3+1

9
x8+x6+x5+x4+1

10
x8+x7+x2+x+1

11
x8+x7+x3+x2+1

12
x8+x7+x5+x3+1

13
x8+x7+x6+x+1

14
x8+x7+x6+x3+x2+x+1

15
x8+x7+x6+x5+x2+x+1

16
x8+x7+x6+x5+x4+x2+1
我们取第一个用来做反馈。
module a8bit_M(i_clk,i_rst_N,o_out);
input i_clk,i_rst_N;
output o_out;
reg[7:0] reg_buf;

wire x = reg_buf[7]^reg_buf[3]^reg_buf[2]^reg_buf[1];//反馈系数注意。有16种写法。
o_out = reg_buf[7];
always@ (posedge i_clk,posedge i_rst_N)
begin
if(~i_rst_N)
reg_buf[7:0] <= 8'b10000000;//initial data
else
reg_buf[8:0] <= {reg_buf[7:0],x};
end
endmodule
测试tb
`include "a8bit_M.v"
module a8bit_M_tb;
reg clk,rst;
wire out;
always #50 clk = ~clk;

initial
begin
clk = 0;
rst = 0;
#100 rst = 1;
end
a8bit_M u1(.i_clk(clk),.i_rst_N(rst),.o_out(out));
endmodule

我是在modelsim10.1a下测试的没问题。你自己试试吧
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
aj...3@sina.com
2013-09-05
知道答主
回答量:92
采纳率:0%
帮助的人:26.7万
展开全部
你算选对人
我们是这方面的专家

我可以帮你

不过你还要跟我沟通清楚才行
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 2条折叠回答
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式