数字电路与逻辑设计,求答案

 我来答
容智夏丑
2019-04-02 · TA获得超过3.6万个赞
知道大有可为答主
回答量:1.2万
采纳率:26%
帮助的人:2272万
展开全部
1.
选b,电路图明显表示:如果y=1,选x,否则选z,那么肯定就是xy+y(非)z。所以答案是b了。
2.
选a,现在的门延迟主要是ns(就是纳秒)为单位的。像工艺发展到65纳米的话,基本与非门延迟都是以皮秒为单位了。
3.
选c,猜的,但是应该没错,呵呵。
4.
选a,因为cmos上下两个mos管同时只有一个是通的,所以其消耗功率最小。
5.
选c,mos管在状态转化的时候功耗最小,不管其处于0还是1状态(断和通)。它都是静态,mos的静态功耗非常的小。
6.
选c,网上搜索的。
7.
选b,这题就是“扇出”的标准定义。

多选:
1.
选a,b:
通用逻辑门有:反相器(非门),与非门,或非门。
2.
选a,b,d:a是“与非门”,只要有一个输入是0,输出就是1,1就是高电平。
b是“与门”,至少有一个输入是0,那么输出就是1,现在两个输入都是1,则输出是1。
c是“或非门”,至少有一个输入为1,则输出就是0,现在两个输入都是1,输出就更是0了。d是“异或门”,只要两个输入电平不一样,那么输出就是1。这里0就是低电平(0),1就是高电平(5v)。

简答:
从左到右,从上到下,为mos管编号,a,b,c,d,e,f。其中a,b,e是pmos,剩下的是nmos。
pmos的特性是,只要输入为0就导通,否则关断。nmos正好相反,输入是0导通,否则关断。
这样的话,先看e和f,这两个mos组成了一个标准反相器。就是说输出f是这两个管子输入信号(假设叫点a)取反。
再看其他的吧,abcd组成的是一个标准的与非门,只有当输入信号a=b=1时,nmos管c和d都导通,导致输出(刚才说的点a)接地,因为cd都导通,相当于接地,所以点a接地。
从标准逻辑来看,两个输入都为1,输出为0。这个是标准与非门的逻辑功能。
综上所述,f=a&b。也就是说输出=a与b
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式