你的AD数据存在FPGA中去是这么实现的??

 我来答
老马100861
推荐于2016-11-15 · 知道合伙人软件行家
老马100861
知道合伙人软件行家
采纳数:59 获赞数:4347
洛阳理工学院在校本科生

向TA提问 私信TA
展开全部
  1. AD芯片是TLC549,EP2c5t144单线的串行数据传送。

  2. 先例化一个sdram controller,再打个testbench,然后再build image,再上板测试。这可能是比较快的方式了。最好要对sdram的读写时序比较熟悉,然后例化的controller才能比较靠谱,如果能搞到sdram的bfm模型,那可能更好。

  3. AD输出的数据直接进FPGA,不管是高速AD的串行输出还是并行差分数据,FPGA的IO都可以支持。进FPGA后数据可以存在FPGA的BRAM里面。

  4. FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。

Sievers分析仪
2024-10-13 广告
是的。传统上,对于符合要求的内毒素检测,最终用户必须从标准内毒素库存瓶中构建至少一式两份三点标准曲线;必须有重复的阴性控制;每个样品和PPC必须一式两份。有了Sievers Eclipse内毒素检测仪,这些步骤可以通过使用预嵌入的内毒素标准... 点击进入详情页
本回答由Sievers分析仪提供
besurezhang01
2013-09-09 · TA获得超过3326个赞
知道大有可为答主
回答量:2134
采纳率:66%
帮助的人:1778万
展开全部
AD输出的数据直接进FPGA啊,不管是高速AD的串行输出还是并行差分数据,FPGA的IO都可以支持。进FPGA后数据可以存在FPGA的BRAM里面。实现起来没有什么难度啊!
追问
AD过来的数据需要设置的频率那些需要注意写什么吗??然后把数据存储在RAM里吗??网上都说很简单,我现在脑子里没有那个概念,不知道如何下手,有没有数据采集verilog的源代码,给我发一份,定不胜感激,我的邮箱是pengcaifly@163.com.
追答
没有标准的代码,要看你用什么AD和FPGA,具体型号和接口。仔细看AD的数据手册,频率设置什么的都是可以在数据手册里找到的。
本回答被网友采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
KING调皮
2013-09-11 · TA获得超过478个赞
知道小有建树答主
回答量:153
采纳率:0%
帮助的人:181万
展开全部

我这里有一份AD转换verilog程序,不久前刚研究过,AD芯片是TLC549,EP2c5t144单线的串行数据传送。希望能帮到你。

本回答被提问者采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 更多回答(1)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式