你的AD数据存在FPGA中去是这么实现的??
展开全部
AD芯片是TLC549,EP2c5t144单线的串行数据传送。
先例化一个sdram controller,再打个testbench,然后再build image,再上板测试。这可能是比较快的方式了。最好要对sdram的读写时序比较熟悉,然后例化的controller才能比较靠谱,如果能搞到sdram的bfm模型,那可能更好。
AD输出的数据直接进FPGA,不管是高速AD的串行输出还是并行差分数据,FPGA的IO都可以支持。进FPGA后数据可以存在FPGA的BRAM里面。
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
威孚半导体技术
2024-08-19 广告
2024-08-19 广告
威孚(苏州)半导体技术有限公司是一家专注生产、研发、销售晶圆传输设备整机模块(EFEM/SORTER)及核心零部件的高科技半导体公司。公司核心团队均拥有多年半导体行业从业经验,其中技术团队成员博士、硕士学历占比80%以上,依托丰富的软件底层...
点击进入详情页
本回答由威孚半导体技术提供
展开全部
AD输出的数据直接进FPGA啊,不管是高速AD的串行输出还是并行差分数据,FPGA的IO都可以支持。进FPGA后数据可以存在FPGA的BRAM里面。实现起来没有什么难度啊!
追问
AD过来的数据需要设置的频率那些需要注意写什么吗??然后把数据存储在RAM里吗??网上都说很简单,我现在脑子里没有那个概念,不知道如何下手,有没有数据采集verilog的源代码,给我发一份,定不胜感激,我的邮箱是pengcaifly@163.com.
追答
没有标准的代码,要看你用什么AD和FPGA,具体型号和接口。仔细看AD的数据手册,频率设置什么的都是可以在数据手册里找到的。
本回答被网友采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
我这里有一份AD转换verilog程序,不久前刚研究过,AD芯片是TLC549,EP2c5t144单线的串行数据传送。希望能帮到你。
本回答被提问者采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询