如何处理CMOS或非门多余输入端,为什么

在线等... 在线等 展开
 我来答
小无谈旅游百科
高粉答主

2020-05-08 · 每个回答都超有意思的
知道小有建树答主
回答量:824
采纳率:98%
帮助的人:19.5万
展开全部

对于TTL和非门电路,只要电路的输入端有低电平输入,输出就高电平,只有当输入端都是高电平时,输出才低电平。根据其逻辑功能。当输入端子外接大功率时,不影响其逻辑功能。根据这一特点,应采取以下四种方法:

1.将多余的输入端连接到高电平,即通过限流电阻与电源连接。

2.根据TTL门电路的输入特性,当外部电阻较大时。输入电压高。这允许您挂起相当于外部高层的额外输入。

3、通过接地电阻大,这也相当于输入端子外部的高电平

4.当TTL门电路工作速度不高时,信号源具有较强的驱动能力,额外的输入端子可与正在使用的输入端子并联使用。

扩展资料:

扇入系数NI:门电路允许输入的个数,称为门电路的扇入系数。

一般NI≤5且不大于8。在实际应用中,如果要求栅极电路的输入端子数超过其风机输入系数,可以使用扩展器或扩展器来增加输入端子数,或者采用分层实现的方法。

典型栅电路的扇入系数为NOR为4,NAND为6。在实际应用中,如果要求门电路的输入端子数较小,且要求其风机输入系数较小,则可根据门电路的逻辑功能,将额外的输入端子连接到高电平或低电平。

栅极电路输入端子的增加会增加MOS管串联的总等效电阻,使输出电压偏离电源电压或地平面。

利娅77
推荐于2017-10-05 · TA获得超过3474个赞
知道答主
回答量:474
采纳率:100%
帮助的人:18万
展开全部
  1、与门和与非门电路:由于与门电路的逻辑功能是输入信号只要有低电平,输出信号就为低电平,只有全部为高电平时,输出端才为高电平。而与非门电路的逻辑功能是输入信号只要有低电平,输出信号就是高电平,只有当输入信号全部为高电平时,输出信号才是低电平。所以某输入端输入电平为高电平时,对电路的逻辑功能并无影响,即其它使用的输入端与输出端之间仍具有与或者与非逻辑功能。这样对于CMOS与门、与非门电路的多余输入端就应采用高电平,即可通过限流电阻(500Ω)接电源。
  2、或门、或非门电路:或门电路的逻辑功能是输入信号只要有高电平输出信号就为高电平,只有输入信号全部为低电平时,输出信号才为低电平。而或非门电路的逻辑功能是输入信号只要有高电平,输出信号就是低电平,只有当输入信号全部是低电平时输出信号才是高电平。这样当或门或者或非门电路某输入端的输入信号为低电平时并不影响门电路的逻辑功能。所以或门和或非门电路多余输入端的处理方法应是将多余输入端接低电平,即通过限流电阻(500Ω)接地。
  因为CMOS 门电路一般是由MOS管构成,由于MOS管的栅极和其它各极间有绝缘层相隔,在直流状态下,栅极无电流,所以静态时栅极不取电流,输入电平与外接电阻无关。由于MOS管在电路中是一压控元件,基于这一特点,输入端信号易受外界干扰,所以在使用CMOS门电路时输入端特别注意不能悬空。
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
百度网友6d34622
2008-07-06 · TA获得超过665个赞
知道小有建树答主
回答量:685
采纳率:50%
帮助的人:243万
展开全部
接低电平,这样不影响其它输入,不接也不行,其电容可以累积一定的电荷使其变成高电平。
本回答被提问者采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
在圣莲山看DC的黄盖
2021-03-26
知道答主
回答量:1
采纳率:0%
帮助的人:513
展开全部
接低电平,如果接高电平的话,不论输入端输入低电平还是高电平,输出端都是低电平
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 更多回答(2)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式