xilinx fir核 使用
最近在用xilinx的fir核设计一个低通滤波器,matlab生成白噪声信号已补码形式写入txt文本中,用verilog编写testbench,读txt文本中的内容,并送...
最近在用xilinx的fir核设计一个低通滤波器,matlab生成白噪声信号已补码形式写入txt文本中,用verilog编写testbench,读txt文本中的内容,并送入fir核中,同时将fir核的输出数据写入另一个txt文本中,matlab读取该数据,画出波形。这是设计流程,当采样频率8k,数据位12位,系数为14位时,仿真都是正确的,当数据位增加到16位时,matlab前仿真是正确的,但是当matlab读取fir处理后的数据时,仿真波形不对,一直找不到原因,各位高手,能否指导下,不胜感激
展开
若以下回答无法解决问题,邀请你更新回答
2个回答
展开全部
FIR核的配置是否查过?数据位宽
追问
都查了,没有问题,相应的设置都查过,就是仿真不对,只有当采样频率8k,数据位12位,系数为14位时,仿真是正确的,这几天查的都头疼了,望高手再指点下,能否告诉QQ号,我的是584122908
追答
你测试下FIR的冲激响应看看怎么样。
本回答被提问者采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
你在matlab的滤波器设置中是不是设置了输入数据的位宽,忘记改了?
更多追问追答
追问
matlab的白噪声应该没有数据位数限制吧,对了,我的fpga处理后的数据位宽有40位,是不是这个原因
追答
你的滤波器在设计的时候是不是设置了输入信号的位宽?
你在保存FIR滤波器的结果的时候,把数据保存为什么类型的变量?会不会超出了变量过的宽度。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询