仿真Altera的PLL IP核,倍频输出时钟线始终为高阻态,怎么解决? 20 我来答 可选中1个或多个下面的关键词,搜索相关资料。也可直接点“搜索资料”搜索整个问题。 altera 仿真 pll ip 倍频 搜索资料 3个回答 #热议# 为什么有人显老,有人显年轻? 百度网友7e516d0ec 推荐于2017-08-24 · TA获得超过312个赞 知道小有建树答主 回答量:110 采纳率:0% 帮助的人:82.3万 我也去答题访问个人页 关注 展开全部 应该是仿真库文件没有添加全导致输出高阻。除了工程文件,仿真激励文件tb.v外,还需要加入altera_mf.v,altera_primitives.v,220model.v,cycloneiv_atoms.v(根据器件自选),pll_mod.v(你的pll模块v文件),这些文件都有了肯定可以仿真出波形。另外需要注意altera的pll核是高电平复位 已赞过 已踩过< 你对这个回答的评价是? 评论 收起 百度网友76b774b 2015-12-01 · TA获得超过348个赞 知道小有建树答主 回答量:170 采纳率:0% 帮助的人:95.2万 我也去答题访问个人页 关注 展开全部 你好,我也遇到了这个问题,请问你解决了吗? 已赞过 已踩过< 你对这个回答的评价是? 评论 收起 52spn 2015-04-21 · TA获得超过2193个赞 知道大有可为答主 回答量:3322 采纳率:60% 帮助的人:575万 我也去答题访问个人页 关注 展开全部 说明你配置的有问题,你仔细看下datasheet,这是打开了什么模式。 本回答被网友采纳 已赞过 已踩过< 你对这个回答的评价是? 评论 收起 收起 2条折叠回答 推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询 广告您可能关注的内容电阻-原厂授权代理商,深圳市元亨实业有限公司电阻深圳市元亨实业专业电子元器件代理及电子产品方案开发可提供技术支持,欢迎咨询www.rcel.com.cn广告电解电容漏电-厂家直销-专注于电解电容漏电专业的电解电容漏电厂家张家港智谱电子专注于贴片固态电容-等生产销售专业定制各种非标产品公司坚持质量优先服务至上价格优惠技术过硬的理念www.zjgzhipu.com广告电阻选择【协源电子】,型号齐全,价格优惠!广州【协源电子】电阻,品质保证,专业研发,生产,销售于一体,稳定性高,行业领导品牌,生产经验丰富,电阻提供专业技术支持,一站式服务!www.gzxieyuan.com广告 其他类似问题 2012-07-04 FPGA中用pll倍频为什么前面一段为高阻态 3 2012-03-01 如何在modelsim仿真quartus的IP?为什么输出一直是zzzz的高阻态。modelsim是altera OEM版。 1 2013-01-17 PLL altera 如何设置差分时钟输出 2 2017-09-03 altera FPGA 倍频怎么设置 1 2017-02-22 如何用ALTERA的PLL输出差分时钟 1 2010-08-07 altera 公司的FPGA如何从50M分频到3.072M(利用PLL ip核)?系统时钟是50M晶振) 12 2013-03-20 quartus里的pll分频和倍频的最大范围是多少?如果超出这个范围怎么办 例如50M的输入 想得到2.5M的输出 谢 1 更多类似问题 > 为你推荐: