急求一个采用Verilog编写的16位数据串口发送程序。 30

发送协议为每BIT数据位为50M时钟的12分频,也就是每BIT数据时间为240ns。校验方式为偶校验,一个起始位,一个停止位。发送的16位有效数据进行曼彻斯特编码,发送数... 发送协议为每BIT数据位为50M时钟的12分频,也就是每BIT数据时间为240ns。校验方式为偶校验,一个起始位,一个停止位。发送的16位有效数据进行曼彻斯特编码,发送数据10对应有效数据1,发送数据01对应有效数据0。 16位有效数据进行曼彻斯特编码后加上一个起始位,一个偶校验位和一个停止位总共35bit数据。。
程序靠谱,可重谢。
展开
 我来答
xiangjuan314
2016-04-19 · TA获得超过3.3万个赞
知道大有可为答主
回答量:2.9万
采纳率:0%
帮助的人:2811万
展开全部
参考思路:
  串口在调试代码的时候,打印信息很方便,MCU,DSP,ARM,都是集成的串口控制器,向SBUF写数据,然后启动发送,就是可以开始发送数据了,但是FPGA没有这个集成的串口控制器,这就需要自己模拟IO来实现的;
  需要连续发送16bit的数据,也就是说,每次启动串口发送,都是发送2个字节数据,只要TxD_start输入一定频率的矩形波,就是连续将16bit数据发送出去了。
追问
因为是个初学者,可以有程序和相关注解吗?
本回答被网友采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 1条折叠回答
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式