modelsim 如何提高仿真速度
在网上只看到一个人和我遇到相同的情况,就是用modelsim进行仿真的时候,20分钟才出1ms的波形,要看1s的波形也太久了吧,quartus编译都完成了~~怎么提高下仿...
在网上只看到一个人和我遇到相同的情况,就是用modelsim进行仿真的时候,20分钟才出1ms的波形,要看1s的波形也太久了吧,quartus编译都完成了~~
怎么提高下仿真速度呢?
和文件里timescale的设置有关吗?
直接保存的话,是不是就不能看波形了阿?还是保存完仍然可以看到呢?
谢谢~~ 展开
怎么提高下仿真速度呢?
和文件里timescale的设置有关吗?
直接保存的话,是不是就不能看波形了阿?还是保存完仍然可以看到呢?
谢谢~~ 展开
1个回答
展开全部
说一下我的想法:仿真速度并不一定都是可以提高的
如果你的程序复杂,时钟频率高,测试向量多都会导致较长的仿真时间,这是难以避免的
当然有一些小技巧可以在一定程度上缩短仿真时间(不考虑是否改善计算机硬件配置)比如设计的工作时钟频率为80MHz,即周期为12.5ns,原则上同步时序电路进行功能仿真的时间步进单位就是6.25ns,timescale为0.01ns因为同步时序逻辑一般都只使用时钟的上升沿 所以不需要严格要求时钟其他指标的具体实现 这样就可以把时钟信号设置为非1:1的占空比 即高电平6.5ns 低电平6ns 此时的timescale变为0.1ns 仿真速度可以加快一些 另外如果通过让testbench输出仿真结果文件而不是直接察看波形窗口的话 仿真速度可有较明显提高
如果你的程序复杂,时钟频率高,测试向量多都会导致较长的仿真时间,这是难以避免的
当然有一些小技巧可以在一定程度上缩短仿真时间(不考虑是否改善计算机硬件配置)比如设计的工作时钟频率为80MHz,即周期为12.5ns,原则上同步时序电路进行功能仿真的时间步进单位就是6.25ns,timescale为0.01ns因为同步时序逻辑一般都只使用时钟的上升沿 所以不需要严格要求时钟其他指标的具体实现 这样就可以把时钟信号设置为非1:1的占空比 即高电平6.5ns 低电平6ns 此时的timescale变为0.1ns 仿真速度可以加快一些 另外如果通过让testbench输出仿真结果文件而不是直接察看波形窗口的话 仿真速度可有较明显提高
本回答被提问者和网友采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询