简单的逻辑门电路 判断各门电路输出是什么状态(高电平,低电平还是高阻态)。已知这些都是74型TTL电路
1个回答
展开全部
1.
接电阻的输入端,要同时看接的是高电平还是低电平及电阻的大小。
如果接的是高电平,无论接的电阻多大都可以看作是接高电平。
如果接的是低电平,那么当接的电阻小于1k时,可以看作是接的低电平,例y2的第二根脚。当接的电阻大于10k时,那么可以看作是接的是高电平,例y4,y6的第二根脚。当接的电阻在1k~10k之间时,无法判断,一般不能这么接。
2.
第一幅图的第一个,是一个普通的与非门,输出端只有两种状态,高或低。第三根线是悬空,要看作是高电平。
3.
多个oc门并联,当其中一个为低电平时,输出端为低电平,当所有的oc门都为高电平时,输出端为高电平。
另y5和y6均为低有效三态门,而三态脚接的又是高电平,所以无论是什么输入状态,输出端应为高阻态。
接电阻的输入端,要同时看接的是高电平还是低电平及电阻的大小。
如果接的是高电平,无论接的电阻多大都可以看作是接高电平。
如果接的是低电平,那么当接的电阻小于1k时,可以看作是接的低电平,例y2的第二根脚。当接的电阻大于10k时,那么可以看作是接的是高电平,例y4,y6的第二根脚。当接的电阻在1k~10k之间时,无法判断,一般不能这么接。
2.
第一幅图的第一个,是一个普通的与非门,输出端只有两种状态,高或低。第三根线是悬空,要看作是高电平。
3.
多个oc门并联,当其中一个为低电平时,输出端为低电平,当所有的oc门都为高电平时,输出端为高电平。
另y5和y6均为低有效三态门,而三态脚接的又是高电平,所以无论是什么输入状态,输出端应为高阻态。
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询