测试D触发器的逻辑功能(74LS74)

写出D触发器的特性方程,画出D触发器的逻辑符号,在实验台上接线,自己记录并正确,总结D触发器的逻辑功能... 写出D触发器的特性方程,画出D触发器的逻辑符号,在实验台上接线,自己记录并正确,总结D触发器的逻辑功能 展开
 我来答
SWDgreat
2019-07-16 · TA获得超过8405个赞
知道答主
回答量:1012
采纳率:80%
帮助的人:23.2万
展开全部

D触发器的逻辑功能:Qn+1=D。

D触发器是一个具有记忆功能的,具有两个稳定状态的信息存储器件,是构成多种时序电路的最基本逻辑单元,也是数字逻辑电路中一种重要的单元电路。

在数字系统和计算机中有着广泛的应用。触发器具有两个稳定状态,即"0"和"1",在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态。

触发器有集成触发器和门电路组成的触发器。触发方式有电平触发和边沿触发两种,前者在CP(时钟脉冲)=1时即可触发,后者多在CP的前沿(正跳变0→1)触发。

D触发器的次态取决于触发前D端的状态,即次态=D。因此,它具有置0、置1两种功能。

对于边沿D触发器,由于在CP=1期间电路具有维持阻塞作用,所以在CP=1期间,D端的数据状态变化,不会影响触发器的输出状态。

D触发器应用很广,可用做数字信号的寄存,移位寄存,分频和波形发生器等等。

扩展资料

D触发器由4个与非门组成,其中G1和G2构成基本RS触发器。电平触发的主从触发器工作时,必须在正跳沿前加入输入信号。如果在CP高电平期间输入端出现干扰信号,那么就有可能使触发器的状态出错。而边沿触发器允许在CP触发沿来到前一瞬间加入输入信号。

这样,输入端受干扰的时间大大缩短,受干扰的可能性就降低了。边沿D触发器也称为维持-阻塞边沿D触发器。边沿D触发器可由两个D触发器串联而成,但第一个D触发器的CP需要用非门反向。

参考资料来源:百度百科-D触发器

富港检测技术(东莞)有限公司_
2024-06-06 广告
ISTA3L是一个基于研究、数据驱动的测试协议,它模拟了由零售公司完成的产品订单被直接运送给消费者时所经历的危险,它允许用户评估包装产品的能力,以承受运输和处理包装产品时所经历的供应链危险,从接收到任何电子商务零售商履行操作,直到最终消费者... 点击进入详情页
本回答由富港检测技术(东莞)有限公司_提供
摔倒掉渣
2014-06-19 · TA获得超过179个赞
知道答主
回答量:38
采纳率:0%
帮助的人:23.7万
展开全部

D触发器:Qn+1=D

按表中验证即可

本回答被提问者采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
猫小姐婷
2018-04-08 · TA获得超过108个赞
知道答主
回答量:5
采纳率:0%
帮助的人:976
展开全部

实验2 触发器逻辑功能测试

一、实验目的

1、掌握基本RS 触发器、D 触发器、J K触发器的逻辑功能和状态变化特点。 2、掌握基本RS 触发器、D 触发器、J K触发器逻辑功能测试方法。 3、熟悉不同逻辑功能触发器相互转换的方法。

二、实验仪器及器件

1、实验仪器

(1) TPE-D6Ⅲ型数字电路学习机 (2) VP5220A 型双踪示波器 (3) 数字万用表 2、器件

(1) 74LS00 四2输入与非门 1片 (2) 74LS74 双D 触发器 1片 (3) 74LS112 双JK 触发器 1 片

三、实验器件的逻辑功能

表2-0 给出了本实验所用的基本RS 触发器、维持阻塞D 触发器、负边沿JK 触发器的逻辑功能、触发方式及动作特点等相关知识。

表2-0 基本RS 触发器、维持阻塞D 触发器、负边沿JK 触发器的逻辑功能、触发方式及动作特点

本回答被网友采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
清晨一碗豆花
高粉答主

2021-01-22 · 说的都是干货,快来关注
知道答主
回答量:0
采纳率:0%
帮助的人:0
展开全部

已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 更多回答(2)
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式