cadence做元件时,怎么给管脚名称加上划线,如下图所示
5个回答
推荐于2017-08-23
展开全部
那是因为你的PIN脚没有放到格点上(就是背景中一个个小点),导致连接时候会出现连接点。做封装的时候,把PIN都做到格点上,并且放置的时候,把PIN放到格点上就好了。
2017-08-18
展开全部
如果是原理图,建议先导入allegero,在PCB上看好了。按F4或者图示i图标,在FIND侧边栏选择component,点击FPGA,弹出信息文本,下拉找到定义引脚。将引脚部分COPY到excel,在excel上会放到一列中。下面需要分列。(excel2007中操作)分列前如下图分列后得到下图选择全表格,根据想排序的列,选择该列排序,适当处理(例如按网络名排序),清爽的引脚列表出来了。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
输入名字时这样输入: R\S\T\ 加个“\"就可以了
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
2017-08-18
展开全部
两种方法,1、不重名GND1,GND2,GND32、可以重名,把重名的管脚属性设成Power属性
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
例Pin7输入R/\B\1就可以了
本回答被提问者采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询