在设计fpga的pcb时,可以减少串扰的方法有哪些

 我来答
Wenling985
2016-09-05 · TA获得超过763个赞
知道小有建树答主
回答量:383
采纳率:84%
帮助的人:66.1万
展开全部
串扰的本质,其实就是传输线之间的互容与互感。

1.在PCB设计中为了减少线间串扰,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持大部分电场不互相干扰,这就是3W规则。在实际的工程操作中,高速信号线一般很难调节其信号的上升时间,为了减少串扰,我们应该尽量满足3W原则。

2.高速信号线在满足条件的情况下,加入端接匹配可以减小或消除反射,从而减小串扰。

3.对于微带传输线和带状传输线,将走线高度限制在高于地线平面10mils(1 mils = 0.00254 cm)以内;尽量减少环路的数量,避免产生人为的环路并尽量减小环路的面积,这样就减少了辐射源和易感应电路,从而有效地消除感性串扰。

4.在串扰较严重的两条平行走线的信号线之间插入一条地线可以减小容性串扰,但是这根地线需要每隔1/4波长加一个过孔接到地层;

建议你看下串扰的文章,以上提及的几个方面都有讲述。http://www.edadoc.com/cn/TechnicalArticle/show.aspx?id=947
深圳市鹏芯集成电路有限公司
2018-12-28 广告
当然是深圳市鹏芯集成电路有限公司好。深圳市鹏芯集成电路有限公司是专业的正向方案设计和反向研发技术公司。反向设计是指专业从事双面,多层PCB抄板(PCB克隆)、PCB抄数、PCB改板、电路板克隆、BOM清单(物料清单)制作、反推原理图、SMT... 点击进入详情页
本回答由深圳市鹏芯集成电路有限公司提供
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式