数字逻辑电路课程设计 八人表决器 表决器电路设计 急急急!!!! 50

技术指标与要求:1)用于八人以下会议表决。半数以上人同意通过。2)应考虑弃权情况,有三人以上弃权,推迟会议再议。3)根据表决情况显示“否决”“通过”“再议”字样。显示方式... 技术指标与要求:
1) 用于八人以下会议表决。半数以上人同意通过。
2)应考虑弃权情况,有三人以上弃权,推迟会议再议。
3)根据表决情况显示“否决”“通过”“再议”字样。显示方式自己设计
展开
 我来答
力震赖0
2016-12-28 · TA获得超过8741个赞
知道大有可为答主
回答量:2008
采纳率:80%
帮助的人:747万
展开全部
总体设计:每人2个开关(同意、签到,签到不同意即为反对),输出3个灯(通过、否决、再议)。
实现方法:
1、组合电路:16变量3输出组合逻辑设计,计算量太大,不嫌烦就慢慢算。
2、时序电路:两个8路可预置移位寄存器(通过、签到),锁存投票状态后移位输出至2个计数器,通过数大于3亮通过灯,签到数小于6亮再议灯,亮灯都不亮就亮否决灯。
3、逻辑阵列:用PLD、GAL都行,16路输入3路输出,编好逻辑写进去就行,就是不知道老师会不会咬你。
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式