FPGA 串口通信 没有收到数据

 我来答
xmxakuma
2014-04-10
知道答主
回答量:25
采纳率:0%
帮助的人:18万
展开全部
module Rx_control_module
(
CLK,nRST,
H2L_Sig,
Bps_Clk,
Rx_En_Sig,
Rx_Pin_IN,

Count_Sig,
Rx_Done_Sig,
Rx_Data
);

input CLK,nRST,H2L_Sig,Bps_Clk,Rx_En_Sig,Rx_Pin_IN;
output Count_Sig,Rx_Done_Sig;
output [7:0]Rx_Data;

reg [3:0]i;
reg [7:0]rData;
reg Is_Count;
reg Is_Done;

always@(posedge CLK or negedge nRST)

if(!nRST)
begin
i<=4'd0;
rData<=8'd0;
Is_Count<=1'd0;
Is_Done<=1'd0;
end
else if(Rx_En_Sig)
case(i)
4'd0:
if(H2L_Sig)begin Is_Count<=1'b1;i<=i+1'b1;end

4'd1:
if(Bps_Clk)begin i<=i+1'b1;end

4'd2,4'd3,4'd4,4'd5,4'd6,4'd7,4'd8,4'd9:

if(Bps_Clk)begin rData[i-2]<=Rx_Pin_IN;i<=i+1'b1;end

4'd10,4'd11:
if(Bps_Clk)begin i<=i+1'b1;end

4'd12:
begin i<=i+1'b1;Is_Count<=1'b0;Is_Done<=1'b1;end

4'd13:
begin i<=4'd0;Is_Done<=1'b0;end
endcase

assign Count_Sig=Is_Count;
assign Rx_Done_Sig=Is_Done;
assign Rx_Data=rData;

endmodule

这是我原来写的读,可以用的
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式