FPGA用JTAG下载已经修改的程序成功但是运行修改之前的程序 10

为什么?怎么才能确保每次下载的程序是已经修改好的。... 为什么?怎么才能确保每次下载的程序是已经修改好的。 展开
 我来答
nereus78e904
2014-12-19 · TA获得超过1.5万个赞
知道大有可为答主
回答量:5463
采纳率:90%
帮助的人:1913万
展开全部
你是否只将配置数据(也就是你说的所谓“程序”)下载到了FPGA中,而没有下载到配置芯片中?每次断电,FPGA中的配置数据会丢失,而每次上电FPGA将从配置芯片中读取配置数据。
追问
我用的JTAG,掉电数据丢失。每次下载之前我对板子进行关闭电源。重新打开后在下载。而且下载好几遍,第一次显示让他输出”0F",后来添加了用vhdl一个计数器文件,在顶层文件端口映射计数器,吧,计数输出给到输入,保持原来的引脚锁定没动,打算让它显示0到255,板子还是显示0f,后来计数器部分删除,还是显示0f,改变输入为“01”,还是显示0f,程序编译下载都成功。我做的是sdram读写,
追答
既然只下载到FPGA中,那么每次下载之前,先将板子断电一次,重新上电后再下载配置文件试一试。
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式