数字逻辑电路与系统设计

1.试用一片双4选1数据选择器74153和少量门实现以为全减器。2.试用4位二进制加法器7483,设计一个能将余3BCD代码转换为自反2421BCD码的代码转换器。... 1.试用一片双4选1数据选择器74153和少量门实现以为全减器。
2.试用4位二进制加法器7483,设计一个能将余3BCD代码转换为自反2421BCD码的代码转换器。
展开
 我来答
税藉么8485
2009-04-23
知道答主
回答量:1
采纳率:0%
帮助的人:0
展开全部
1. 若设被减数是x,减数是y,低位向本位的借位B,则差函数F=∑(m1,m2,m4,m7),本位向高位的借位D=∑(m1,m2,m3,m7),将x、y分别接74153的地址端B、A(注意顺序不能错),1C0-1C3分别接B、/B、/B、B,2C0-2C3分别接B、B、/B、B,则从74153的输出端1Y、2Y分别得到F、B。
2. 若设输入的余3BCD代码是ABCD,输出的自反2421BCD码WXYZ,则7483的被加数端分别接ABCD,7483的加数端分别接/A、/A、A和高电平,注意连接的顺序是由高位到低位,那么7483的和数输出端S3-S0就是自反2421BCD码WXYZ。

参考资料: 《数字逻辑(第二版)》毛文林编著,高教出版社

本回答被提问者采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式