什么是总线周期?
1个回答
展开全部
问题一:时钟周期、指令周期、机器周期、总线周期都是什么东东? 时钟周期:也称为振荡周期,定义为时钟脉冲的倒数(时钟周期就是单片机外接晶振的倒数,例如12M的晶振,它的时钟周期就是1/12us),是计算机中的最基本的、最小的时间单位。在一个时钟周期内,CPU仅完成一个最基本的动作。时钟脉冲是计算机的基本工作脉冲,控制着计算机的工作节奏。时钟频率越高,工作速度就越快。
指令周期:执行一条指令所需要的时间,一般由若干个机器周期组成。指令不同,所需的机器周期也不同。
机器周期:计算机中,常把一条指令的执行过程划分为若干个阶段,每一个阶段完成一项工作。每一项工作称为一个基本操作,完成一个基本操作所需要的时间称为机器周期。
总线周期:微处理器是在时钟信号CLK控制下按节拍工作的。8086/8088系统的时钟频率为4.77MHz,每个时钟周期约为200ns。由于存贮器和I/O端口是挂接在总线上的,CPU对存贮器和I/O接口的访问,是通过总线实现的。通常把CPU通过总线对微处理器外部(存贮器或 I/O接口)进行一次访问所需时间称为一个总线周期。一个总线周期一般包含4个时钟周期,这4个时钟周期分别称4个状态即T1状态、T2状态、T3状态和 T4状态
21ic/...6
问题二:请问机器周期和总线周期是同一个意思吗? 机器周期:通常用内存中读取一个指令字的最短时间来规定CPU周期。(也就是计算机完成一个基本操作所花费的时间) 。
1.微处理器是在时钟信号CLK控制下按节拍工作的。8086/8088系统的时钟频率为4.77MHz,每个时钟周期约为200ns。
2.由于存贮器和I/O端口是挂接在总线上的,CPU对存贮器和I/O接口的访问,是通过总线实现的。通常把CPU通过总线对微处理器外部(存贮器或I/O接口)进行一次访问所需时间称为一个总线周期。一个总线周期一般包含4个时钟周期,这4个时钟周期分别称4个状态即T1状态、T2状态、T3状态和T4状态。
你觉得一样吗?呵呵
问题三:指令周期、总线周期和时钟周期三者有什么关系 指令周期:是指执行一条指令所占用的全部时间,一个指令周期通常含1~4个机器周期。
总线周期:通常把CPU通过总线对微处理器外部(存贮器或I/O接口)进行一次访问所需时间称为一个总线周期。
时钟周期:又称状态周期,是震丹周期的两倍,每个时钟的前半周期完成算数逻辑操作,在后半周期,内部寄存器与寄存器间的传输一般在此状态发生。
若将机器周期定为单位1us,则指令周期为1~4us,时钟周期为1/6us,总线周期为
2/3us(一个总线周期一般包含4个时钟周期).
问题四:每个总线包含的时钟周期数是指什么 这一类型的题目考查的知识点是总线周期和总线带宽。总线带宽又称总线系统数据传送率,是指单位时间传送的二进制位数(或每秒传送的字节数)。解答此类题目的一般思路是按照总线带宽的定义求出总线周期,然后带入计算公式。但要注意题目是按字节计算还是按位计算。针对道题目,每个总线周期传送32位数据,即4个字节,因此总线带宽为(32/8)/5T=4/5T=4f/5=4X1000/5=800MB/S.
问题五:总线周期和总线传输周期是一个概念吗? 不是
传输周期是一个具体的概念,数据传输的周期,就是发送一帧数据的周期。
通信周期是一个抽象的概念,用户需要的数据总的需要的时间,这个可以是很多传输周期。
严格的说不是,但是现在有时候会混用。
问题六:计算机组成原理中,总线周期和时钟周期有何区别? 首先声明,本人学渣,以下纯属扯淡,不要相信。否则后果自负。
扯淡开始:
通俗一些,各种计算机有各自的主频,这一般与计算机硬件的制造水平相关。一般而言,即使是完全相同的指令系统,较好的计算机其主频震荡越快,导致运行越快,而这个主频直接导致了时钟周期,所有计算机设备的同步必须有时钟周期配准。这个时钟周期一般记作T
一般执行一条完整的指令,x86体系结构决定包括:取指令(一般习惯叫取指公操作),读取数据,执行,结果回写等4个部分,叫做4个机器周期,或者习惯叫4个M。每个M一般占有一次总线(可能为数据总线,控制总线,地址总线三种),所以一般一个M也是一个总线周期。
而对应完成以上4个M之中的任何一个,必须对应多个微操作,具体一个微操作直接对具体一个设备发一个操作信号。一个M中的多个微操作一般有先后时序,所以一般将一个M划分为多个T,一般一个M包括4个T(或更多)。一般这一个T为就称为一个时钟周期。
以上为扯淡,仅供玩笑,不要当真。
问题七:总线周期的介绍 总线周期通常指的是CPU完成一次访问MEM或I/O端口操作所需要的时间。一个总线周期由几个时钟周期组成。
问题八:总线周期,时钟周期,指令周期的定义与关系是什么? 总线周期所谓一个T状态就是一个时钟周期。它是CPU执行操作的最小时间单位。 通常包含4个T状态:T1,T2,T3,T4。
时钟周期是一个时间的量,一般规定10纳秒(ns)为一个时钟周期。
指令周期指执行一条指令的时间
问题九:关于总线周期 本来在内存中的一次存取总共要花60ns,这60ns包括了CPU的总线周期和除此之外的等待状态,两个等待状态总共要花两个时钟周期10ns,除去这10ns,60-10=50,所以CPU总线周期当为50ns
指令周期:执行一条指令所需要的时间,一般由若干个机器周期组成。指令不同,所需的机器周期也不同。
机器周期:计算机中,常把一条指令的执行过程划分为若干个阶段,每一个阶段完成一项工作。每一项工作称为一个基本操作,完成一个基本操作所需要的时间称为机器周期。
总线周期:微处理器是在时钟信号CLK控制下按节拍工作的。8086/8088系统的时钟频率为4.77MHz,每个时钟周期约为200ns。由于存贮器和I/O端口是挂接在总线上的,CPU对存贮器和I/O接口的访问,是通过总线实现的。通常把CPU通过总线对微处理器外部(存贮器或 I/O接口)进行一次访问所需时间称为一个总线周期。一个总线周期一般包含4个时钟周期,这4个时钟周期分别称4个状态即T1状态、T2状态、T3状态和 T4状态
21ic/...6
问题二:请问机器周期和总线周期是同一个意思吗? 机器周期:通常用内存中读取一个指令字的最短时间来规定CPU周期。(也就是计算机完成一个基本操作所花费的时间) 。
1.微处理器是在时钟信号CLK控制下按节拍工作的。8086/8088系统的时钟频率为4.77MHz,每个时钟周期约为200ns。
2.由于存贮器和I/O端口是挂接在总线上的,CPU对存贮器和I/O接口的访问,是通过总线实现的。通常把CPU通过总线对微处理器外部(存贮器或I/O接口)进行一次访问所需时间称为一个总线周期。一个总线周期一般包含4个时钟周期,这4个时钟周期分别称4个状态即T1状态、T2状态、T3状态和T4状态。
你觉得一样吗?呵呵
问题三:指令周期、总线周期和时钟周期三者有什么关系 指令周期:是指执行一条指令所占用的全部时间,一个指令周期通常含1~4个机器周期。
总线周期:通常把CPU通过总线对微处理器外部(存贮器或I/O接口)进行一次访问所需时间称为一个总线周期。
时钟周期:又称状态周期,是震丹周期的两倍,每个时钟的前半周期完成算数逻辑操作,在后半周期,内部寄存器与寄存器间的传输一般在此状态发生。
若将机器周期定为单位1us,则指令周期为1~4us,时钟周期为1/6us,总线周期为
2/3us(一个总线周期一般包含4个时钟周期).
问题四:每个总线包含的时钟周期数是指什么 这一类型的题目考查的知识点是总线周期和总线带宽。总线带宽又称总线系统数据传送率,是指单位时间传送的二进制位数(或每秒传送的字节数)。解答此类题目的一般思路是按照总线带宽的定义求出总线周期,然后带入计算公式。但要注意题目是按字节计算还是按位计算。针对道题目,每个总线周期传送32位数据,即4个字节,因此总线带宽为(32/8)/5T=4/5T=4f/5=4X1000/5=800MB/S.
问题五:总线周期和总线传输周期是一个概念吗? 不是
传输周期是一个具体的概念,数据传输的周期,就是发送一帧数据的周期。
通信周期是一个抽象的概念,用户需要的数据总的需要的时间,这个可以是很多传输周期。
严格的说不是,但是现在有时候会混用。
问题六:计算机组成原理中,总线周期和时钟周期有何区别? 首先声明,本人学渣,以下纯属扯淡,不要相信。否则后果自负。
扯淡开始:
通俗一些,各种计算机有各自的主频,这一般与计算机硬件的制造水平相关。一般而言,即使是完全相同的指令系统,较好的计算机其主频震荡越快,导致运行越快,而这个主频直接导致了时钟周期,所有计算机设备的同步必须有时钟周期配准。这个时钟周期一般记作T
一般执行一条完整的指令,x86体系结构决定包括:取指令(一般习惯叫取指公操作),读取数据,执行,结果回写等4个部分,叫做4个机器周期,或者习惯叫4个M。每个M一般占有一次总线(可能为数据总线,控制总线,地址总线三种),所以一般一个M也是一个总线周期。
而对应完成以上4个M之中的任何一个,必须对应多个微操作,具体一个微操作直接对具体一个设备发一个操作信号。一个M中的多个微操作一般有先后时序,所以一般将一个M划分为多个T,一般一个M包括4个T(或更多)。一般这一个T为就称为一个时钟周期。
以上为扯淡,仅供玩笑,不要当真。
问题七:总线周期的介绍 总线周期通常指的是CPU完成一次访问MEM或I/O端口操作所需要的时间。一个总线周期由几个时钟周期组成。
问题八:总线周期,时钟周期,指令周期的定义与关系是什么? 总线周期所谓一个T状态就是一个时钟周期。它是CPU执行操作的最小时间单位。 通常包含4个T状态:T1,T2,T3,T4。
时钟周期是一个时间的量,一般规定10纳秒(ns)为一个时钟周期。
指令周期指执行一条指令的时间
问题九:关于总线周期 本来在内存中的一次存取总共要花60ns,这60ns包括了CPU的总线周期和除此之外的等待状态,两个等待状态总共要花两个时钟周期10ns,除去这10ns,60-10=50,所以CPU总线周期当为50ns
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询