基于FPGA的DDS正弦信号发生器的设计

我要做的是531-1602KHZ的频率信号发生器,其间隔为9KHZ,要用基于FPGA的DDS方案做。可是我现在不知道频率控制字该怎样算?怎样实现频率输出范围为531-16... 我要做的是531-1602KHZ的频率信号发生器,其间隔为9KHZ,要用基于FPGA的DDS方案做。可是我现在不知道频率控制字该怎样算?怎样实现频率输出范围为531-1602KHZ?怎样实现间隔为9KHZ?

不知道哪位大哥会啊,帮帮我
展开
 我来答
若以下回答无法解决问题,邀请你更新回答
qyeal520
2009-05-26
知道答主
回答量:13
采纳率:0%
帮助的人:7万
展开全部
你用IPcore 哦 altera的NCO 就可以啦 很好控制的还可以调幅 调相 调频
http://www.51kaifa.com/html/jswz/200705/read-7998.htm
这里有一资料 讲得蛮详细的....

参考资料: http://www.51kaifa.com/html/jswz/200705/read-7998.htm

本回答被提问者采纳
已赞过 已踩过<
你对这个回答的评价是?
评论 收起
收起 1条折叠回答
推荐律师服务: 若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询

为你推荐:

下载百度知道APP,抢鲜体验
使用百度知道APP,立即抢鲜体验。你的手机镜头里或许有别人想知道的答案。
扫描二维码下载
×

类别

我们会通过消息、邮箱等方式尽快将举报结果通知您。

说明

0/200

提交
取消

辅 助

模 式