基于FPGA的DDS正弦信号发生器的设计
我要做的是531-1602KHZ的频率信号发生器,其间隔为9KHZ,要用基于FPGA的DDS方案做。可是我现在不知道频率控制字该怎样算?怎样实现频率输出范围为531-16...
我要做的是531-1602KHZ的频率信号发生器,其间隔为9KHZ,要用基于FPGA的DDS方案做。可是我现在不知道频率控制字该怎样算?怎样实现频率输出范围为531-1602KHZ?怎样实现间隔为9KHZ?
不知道哪位大哥会啊,帮帮我 展开
不知道哪位大哥会啊,帮帮我 展开
若以下回答无法解决问题,邀请你更新回答
1个回答
展开全部
你用IPcore 哦 altera的NCO 就可以啦 很好控制的还可以调幅 调相 调频
http://www.51kaifa.com/html/jswz/200705/read-7998.htm
这里有一资料 讲得蛮详细的....
http://www.51kaifa.com/html/jswz/200705/read-7998.htm
这里有一资料 讲得蛮详细的....
参考资料: http://www.51kaifa.com/html/jswz/200705/read-7998.htm
本回答被提问者采纳
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询