VHDL中如何实现8位二进制乘除法运算?
首先我定义signalDUTY:std_logic_vector(7downto0);为8进制信号,想实现以下功能扩大1.6倍,DUTY<=16/10*DUTY;但是这样...
首先我定义signal DUTY:std_logic_vector(7 downto 0);为8进制信号,想实现以下功能扩大1.6倍,DUTY<=16/10*DUTY;但是这样表达会出现以下错误提示,请问如何解决10进制直接与二进制相成乘的问题?
补充:我已添加数学运算库文件
use ieee.std_logic_arith.all;
错误提示如下:
Error (10327): VHDL error at dds1.vhd(49): can't determine definition of operator ""*"" -- found 0 possible definitions
除法也有同样的问题:
Error (10327): VHDL error at dds1.vhd(49): can't determine definition of operator ""/"" -- found 0 possible definitions 展开
补充:我已添加数学运算库文件
use ieee.std_logic_arith.all;
错误提示如下:
Error (10327): VHDL error at dds1.vhd(49): can't determine definition of operator ""*"" -- found 0 possible definitions
除法也有同样的问题:
Error (10327): VHDL error at dds1.vhd(49): can't determine definition of operator ""/"" -- found 0 possible definitions 展开
3个回答
展开全部
VHDL里头不能直接使用乘号除号,必须自己写乘法器或者用现成的乘法器。另外你这个有溢出问题,这个问题你自己想办法吧,关于扩大1.6倍我可以给你个建议,就是用移位和加法来实现。
1.6 约等于 1 + 1/2 + 1/8 - 1/32
通过右移位得到各个数字,然后相加就可以了
这里DUTY一共才8位,所以1/32那一项可以不要了。就是要也会由于精度不够导致这一项一直是0.
1.6 约等于 1 + 1/2 + 1/8 - 1/32
通过右移位得到各个数字,然后相加就可以了
这里DUTY一共才8位,所以1/32那一项可以不要了。就是要也会由于精度不够导致这一项一直是0.
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
VHDL没有除法,只能通过移位算法自己解决。
乘法可以实现
乘法可以实现
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询