《计算机组成原理》存储器的字扩展法
一、书上原话:用16K*8位的芯片采用字扩展法组成64K*8位的存储器连接图。4个芯片的数据端与数据总线D0——D7相连,地址总线低位地址A0——A13与芯片的14位地址...
一、书上原话:
用16K*8位的芯片采用字扩展法组成64K*8位的存储器连接图。4个芯片的数据端与数据总线D0——D7相连,地址总线低位地址A0——A13与芯片的14位地址端相连,而两位高位地址A14——A15经译码器和4个片选端相连。
【我的问题是:为什么要另外选2位高位地址与译码器相连?1位不行的么?
因为我看另外一道题,使用2114(1K*4位)存储芯片,构成2K*8位存储器,它的图,是有4个片选芯片,却只通过~一条高位地址A10~经译码器相连。
】
二、例如有些题目:“用16K*4位的DRAM芯片构成64*8位的存储器,画出该存储器的组成、存储器与CPU连接的逻辑图”?
【我想问:1、这种情况下,数据线是不是只有4条
2、“存储器与CPU连接的逻辑图”是不是就是指“存储器与CPU连接的结构图”的意思,画法是一样的?
3、“画出该存储器的组成”是指什么?就是一个个的框框里面表明“16K*4”的就可以了么?
4、题目中说明了是“DRAM”,如果是“SRAM”呢?是不是一样画法的?】
小弟一直弄不懂这些问题,希望有好心人可以帮我解释下~谢谢!!! 展开
用16K*8位的芯片采用字扩展法组成64K*8位的存储器连接图。4个芯片的数据端与数据总线D0——D7相连,地址总线低位地址A0——A13与芯片的14位地址端相连,而两位高位地址A14——A15经译码器和4个片选端相连。
【我的问题是:为什么要另外选2位高位地址与译码器相连?1位不行的么?
因为我看另外一道题,使用2114(1K*4位)存储芯片,构成2K*8位存储器,它的图,是有4个片选芯片,却只通过~一条高位地址A10~经译码器相连。
】
二、例如有些题目:“用16K*4位的DRAM芯片构成64*8位的存储器,画出该存储器的组成、存储器与CPU连接的逻辑图”?
【我想问:1、这种情况下,数据线是不是只有4条
2、“存储器与CPU连接的逻辑图”是不是就是指“存储器与CPU连接的结构图”的意思,画法是一样的?
3、“画出该存储器的组成”是指什么?就是一个个的框框里面表明“16K*4”的就可以了么?
4、题目中说明了是“DRAM”,如果是“SRAM”呢?是不是一样画法的?】
小弟一直弄不懂这些问题,希望有好心人可以帮我解释下~谢谢!!! 展开
3个回答
上海巴鲁图工程机械科技有限公司_
2022-05-15 广告
2022-05-15 广告
增量编码器一般输出信号是两路正交脉冲信号和一路参考信号,之所以叫增量是因为它的位置信号是通过对脉冲计数累加得到,依靠计数设备的内部记忆来记住位置,并且同每圈输出的参考信号来清除累计误差. 缺点就是断电后,需要重新寻找初始位置. 例如打印机扫...
点击进入详情页
本回答由上海巴鲁图工程机械科技有限公司_提供
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询