FPGA倍频问题
我用的是alteraFGGA开发板晶振是50M,我想问下怎么倍频到100M,我是刚开始学的,还没怎么入门,是怎么实现倍频的?用程序还是设置一下就可以了?能说得详细点吗,比...
我用的是altera FGGA开发板 晶振是50M,我想问下怎么倍频到100M ,我是刚开始学的 ,还没怎么入门,是怎么实现倍频的?用程序还是设置一下就可以了?能说得详细点吗 ,比如方法 还有步骤,谢谢
我是要用内部PLL来实现倍频的,就是不知道方法,操作 展开
我是要用内部PLL来实现倍频的,就是不知道方法,操作 展开
3个回答
北京康思
2018-09-20 广告
2018-09-20 广告
1、基本功能。市面上的电子负载均有基本的四项功能:恒流、恒压、恒阻和恒功率(安捷伦没有恒功率)。在功能基本相同,精确度相差不大的情况下,怎么判断是否符合要求呢?CHROMA和博计的电子负载只有一套工作电路,就是恒流功能。其他功能是根据欧姆定...
点击进入详情页
本回答由北京康思提供
展开全部
在quartus里面放置一个pll模块,把你的时钟输入接到模块的引脚上(需要看器件pdf查pll输入脚),然后设置pll某一路输出为2倍输入,就可以用了
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
展开全部
楼主是说使用数字逻辑来设计倍频吗,,最好使用pll
如果没有可以将一个clk相移90(使用pll或数字相移)而后与原clk异或就可以倍频。
如果没有可以将一个clk相移90(使用pll或数字相移)而后与原clk异或就可以倍频。
已赞过
已踩过<
评论
收起
你对这个回答的评价是?
推荐律师服务:
若未解决您的问题,请您详细描述您的问题,通过百度律临进行免费专业咨询